搜索结果
找到约 49 项符合
Maxplus2 的查询结果
按分类筛选
VHDL/FPGA/Verilog 用vhdl编写的fifo队列.可以在maxplus2平台上使用.
用vhdl编写的fifo队列.可以在maxplus2平台上使用.
其他 是一个用 maxplus2做的vhdl 很平常的课程小设计
是一个用 maxplus2做的vhdl 很平常的课程小设计
VHDL/FPGA/Verilog 异步发送电路是基于MAXPLUS2软件开发的一种实用电路,已经编译成功,可使用.
异步发送电路是基于MAXPLUS2软件开发的一种实用电路,已经编译成功,可使用.
单片机开发 步进电机8细分CPLD相序及外部DA输出 实际细分数可达64细分 使用Atmel maxplus2 V10.1软件
步进电机8细分CPLD相序及外部DA输出
实际细分数可达64细分
使用Atmel maxplus2 V10.1软件
VHDL/FPGA/Verilog 一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
其他书籍 大家好没办法还是那句话 我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹
大家好没办法还是那句话
我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹
单片机开发 4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2
4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2
VHDL/FPGA/Verilog 用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与MAXPLUS2联合设计与仿真
用vhdl实现一个fir滤波器
设计要求:
1.最小阻带衰减-30db。
2.带内波动小于1db.
3.用MATLIB与MAXPLUS2联合设计与仿真
VHDL/FPGA/Verilog 用VHDL语言编写
用VHDL语言编写,在MAXPLUS2下调试通过
压缩解压 基于FPGA的usb程序
基于FPGA的usb程序,采用VHDL语言编写。
开发环境为ISE或者MAXPLUS2。