摘要:应用复杂可编程逻辑器件CPLD和微控制器MPU技术,设计了符合俄罗斯OCT18977-79 和PTM1495-75航空数据总线标准的多通道串行双极性数字发送电路。该电路结构简单、使用灵活、可靠性高,可广泛应用于俄制机载设备的检测及仿真试验。关键词:复杂可编程逻辑器;航空数据总线;ARINC429
上传时间: 2013-10-11
上传用户:风行天下
在汽车上设计一种汽车间行驶信息自动发送电路
上传时间: 2015-05-09
上传用户:爱死爱死
同步串行数据发送电路SSDT的基本功能是将并行数据转换成串行数据并进行同步发送。系统写入和读出时序完全兼容Intel8086时序。 系统以同步信号开始连续发送四个字节,在发送中出现5个1时插入一个0,在四个数据发送结束而下一次同步没有开始之前,发送7FH,这时中间不需要插入零
上传时间: 2014-01-09
上传用户:koulian
同步串行数据发送电路SSDT的基本功能是将并行数据转换成串行数据并进行同步发送。系统写入和读出时序完全兼容Intel8086时序。 系统以同步信号开始连续发送四个字节,在发送中出现5个1时插入一个0,在四个数据发送结束而下一次同步没有开始之前,发送7FH,这时中间不需要插入零
上传时间: 2014-01-16
上传用户:许小华
异步发送电路是基于MAXPLUS2软件开发的一种实用电路,已经编译成功,可使用.
上传时间: 2015-11-04
上传用户:气温达上千万的
此为X102单片机 数码管显示电路及编程 键盘输入电路及编程 红外接收电路及编程 红外发送电路及编程 I2C总线电路及编程 计数器电路及编程 发光管电路及编 蜂鸣器电路及编程 扩展口电路及编程 RAM电路及编程
上传时间: 2013-12-11
上传用户:lxm
分别完成了异步发送电路,接收电路的设计,并把发送和接收电路组合在一起,构成通信控制器。
上传时间: 2013-12-25
上传用户:qb1993225
红外在单片机上的应用,C语言源码,Keil uVision3工程文件,附原理图及说明学习文档 红外接收电路采用集成红外接收器成品H1,接收器包括红外接收管和信号处理IC,均集成在红外接收器H1内。接收器对外只有3个引脚:Vcc、GND和一个脉冲信号输出PO。Vcc接系统的电源正极(+5V),GND接系统的地线,脉冲信号输出接CPU的中断输入引脚INT0。如果没有红外遥控信号到来,接收器的输出端口PO保持高电平,当接收到红外遥控信号时,接收器件信号转换成脉冲序列加到CPU的中断输入引脚。CPU定时器T0、T1都初始化为定时器工作方式1,T0的GATE位置位,这样T0只在INT0为高电平时计数。每次外部中断首先停止定时,记录T0、T1的计数值,然后将T0、T1的计数器清零,并重新启动定时。T0的值即为高电平脉冲,T1-T0的值为低电平脉宽。 红外发送电路是将单片机发送的信号(P2.7管脚),由一个38K的脉冲频率进行调制,并通过一个红外发射管发送出去。U11B和U11C及附加的电阻电容形成了一个38K脉冲发生器。
上传时间: 2014-12-06
上传用户:风之骄子
随着智能表越来越多的使用, 各种类型的抄表器(既M-BUA主站)需求也随之增加。M-BUS接口电路作为抄表器的一个主要模块, 决定了抄表器性能的好坏, 也较为影响抄表器的成本高低。现今大多数抄表器都是延用TI 推荐的M-BUS接口电路方案(或是做了一些小的修改) ,该方案电路复杂,成本也较高,并不太适合大众化抄表器的使用。笔者根据M-BUS的工作原理,结合自身多年的电路开发经验,设计出一款简单实用、稳定可靠、成本低廉的主站M-BUS接口电路。这款接口电路经电路模拟仿真以及实际抄表测试,性能良好,工作可靠,完全可以替代TI 的M-BUS接口电路方案。电路原理根据主站M-BUS的工作原理:发送:传号电压: 24V~36V ( CJ-T188-2004 :20.8V~42V )空号电压:传号电压- 12V ( CJ-T188-2004 :传号电压- 10V )接收:传号电流:≤ 1.5mA空号电流: 11~20mA1. 发送电路发送电路的设计主要需要考虑的问题有:发送传、空号电压的变化量要大于等于12V(10V);电路的驱动能力,几十上百个智能表不能影响发送电压低于12V。用一个直流稳压器应该可以满足这些要求。图1 是发送电路框图。
上传时间: 2022-06-22
上传用户:XuVshu
随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.
上传时间: 2013-07-16
上传用户:asdkin