搜索结果

找到约 4,672 项符合 频率调节 的查询结果

VHDL/FPGA/Verilog 使用vriloge硬件描述语言设计数字频率计

使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+PLUSII中运行通过并在实验箱上运行通过达到要求
https://www.eeworm.com/dl/663/339245.html
下载: 75
查看: 1036

单片机开发 基于等精度测量原理的频率计

基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。
https://www.eeworm.com/dl/648/339423.html
下载: 160
查看: 1040

VHDL/FPGA/Verilog 本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统

本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。 ...
https://www.eeworm.com/dl/663/339651.html
下载: 91
查看: 1032

VHDL/FPGA/Verilog 频率合成器实例模块(VHDL编写)

频率合成器实例模块(VHDL编写)
https://www.eeworm.com/dl/663/339662.html
下载: 92
查看: 1010

单片机开发 、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模

、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模/数转换,并用LED显示出来,我们可以看到转换结果 会随模拟量的变化而变化,从而以让我们了解片内ADC模块的工作情况。 3、本例的软 ...
https://www.eeworm.com/dl/648/339689.html
下载: 28
查看: 1146

数学计算 统计英文字母字母组合出现的频率

统计英文字母字母组合出现的频率,并有较为详细的模型。
https://www.eeworm.com/dl/641/339802.html
下载: 197
查看: 1022

VHDL/FPGA/Verilog verilog设计的4位频率计

verilog设计的4位频率计,可以测量方波、三角波、正弦波;测量范围10Hz~10MHz,测量分辨率1Hz,测量误差1 Hz;测量通道灵敏度50mv
https://www.eeworm.com/dl/663/340041.html
下载: 170
查看: 1075

单片机开发 文件包含水轮机调节装置PID调节器+随动系统的结构框图,通过搭建模型图,可以方便的调节Kp,Ki,Kd,Td,Ty五个参数,清晰看到这五个参数对调节规律的影响

文件包含水轮机调节装置PID调节器+随动系统的结构框图,通过搭建模型图,可以方便的调节Kp,Ki,Kd,Td,Ty五个参数,清晰看到这五个参数对调节规律的影响
https://www.eeworm.com/dl/648/340124.html
下载: 198
查看: 1311

其他 频率计

频率计,有3个档位可通过键SW0、SW1、SW2来选择量程。
https://www.eeworm.com/dl/534/340417.html
下载: 140
查看: 1009

电子书籍 详细介绍了(同步信号块处理)方法在静态软件接收机数据处理方面的应用。首先说明了的基本思想,然后具体介绍了捕获时根据相位差求精频的方法,以及在跟踪时使用理想相关方法进行码跟踪,使用相位差方法频率跟踪的详

详细介绍了(同步信号块处理)方法在静态软件接收机数据处理方面的应用。首先说明了的基本思想,然后具体介绍了捕获时根据相位差求精频的方法,以及在跟踪时使用理想相关方法进行码跟踪,使用相位差方法频率跟踪的详细过程,最后,在一个码周期内数字化码非整数的采样率下,提出了首尾相接的改进方法,成功实现了软件数据的跟踪。 ...
https://www.eeworm.com/dl/cadence/ebook/340429.html
下载: 186
查看: 1068