搜索结果

找到约 801 项符合 锁相环 的查询结果

单片机开发 MC145162双锁相环芯片的51单片机驱动程序,能同时配置两个通道的NA值.

MC145162双锁相环芯片的51单片机驱动程序,能同时配置两个通道的NA值.
https://www.eeworm.com/dl/648/326870.html
下载: 163
查看: 1112

其他书籍 一种可编程的全数字锁相环的丝线,可以用来做一个小的课程设计

一种可编程的全数字锁相环的丝线,可以用来做一个小的课程设计
https://www.eeworm.com/dl/542/399389.html
下载: 119
查看: 1126

技术资料 期刊论文:软件锁相环技术在无刷直流陀螺电动机高精度稳速控制中的应用研究

·论文摘要:#研究软件锁相环技术在陀螺用无位置传感器BLDCM稳速控制系统中的应用,它是基于DSP通过软件算法来实现锁相功能。阐述了软件锁相环的工作原理,数学模型以及DSP实现方法,分析了软件锁相环的Z域模型,无刷直流电动机稳速控制系统采用高速数字信号处理器TMS320LF2407A作为控制处理品器,实现了系统的软件锁相环算 ...
https://www.eeworm.com/dl/931965.html
下载: 8
查看: 905

文章/文档 技术文章《自采样比例积分控制全数字锁相环的性能分析和实现》有一定参考价值

技术文章《自采样比例积分控制全数字锁相环的性能分析和实现》有一定参考价值
https://www.eeworm.com/dl/652/186823.html
下载: 145
查看: 1153

系统设计方案 FPGA弹弓无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术

FPGA弹弓无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术
https://www.eeworm.com/dl/678/301788.html
下载: 107
查看: 1118

软件设计/软件工程 介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化

介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大 ...
https://www.eeworm.com/dl/684/340580.html
下载: 122
查看: 1214

单片机开发 MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.

MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.
https://www.eeworm.com/dl/648/326867.html
下载: 101
查看: 1317

其他书籍 这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。

这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。
https://www.eeworm.com/dl/542/440128.html
下载: 125
查看: 1110

文章/文档 锁相环路是一种能够跟踪输入信号相位的闭环自动控制系统。随着信息科学和电子技术的迅速发展

锁相环路是一种能够跟踪输入信号相位的闭环自动控制系统。随着信息科学和电子技术的迅速发展,锁相环路在电子技术的各个领域得到了广泛的应用。
https://www.eeworm.com/dl/652/435698.html
下载: 172
查看: 1108

VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL

分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
https://www.eeworm.com/dl/663/308242.html
下载: 44
查看: 1144