搜索结果
找到约 635 项符合
移位 的查询结果
按分类筛选
- 全部分类
- 技术资料 (247)
- VHDL/FPGA/Verilog (68)
- 单片机开发 (46)
- 加密解密 (32)
- 单片机编程 (31)
- 学术论文 (29)
- matlab例程 (19)
- 其他 (17)
- 汇编语言 (16)
- 嵌入式/单片机编程 (15)
- VIP专区 (10)
- 其他书籍 (8)
- 书籍源码 (6)
- 微处理器开发 (5)
- 嵌入式综合 (4)
- 文章/文档 (4)
- 软件设计/软件工程 (4)
- 源码 (3)
- VHDL/Verilog/EDA源码 (3)
- DSP编程 (3)
- 数值算法/人工智能 (3)
- 资料/手册 (3)
- 模拟电子 (3)
- 电子书籍 (3)
- 驱动编程 (3)
- Java编程 (3)
- CA认证 (3)
- 中间件编程 (3)
- 无线通信 (2)
- 软件工程 (2)
- 可编程逻辑 (2)
- Internet/网络编程 (2)
- 文件格式 (2)
- 数学计算 (2)
- 数据结构 (2)
- 笔记 (1)
- 电源技术 (1)
- 驱动程序 (1)
- 数据库系统 (1)
- 通讯/手机编程 (1)
- 其他文档 (1)
- 技术教程 (1)
- 工业控制 (1)
- 单片机相关 (1)
- 电子技术 (1)
- 通信网络 (1)
- 机械电子 (1)
- 压缩解压 (1)
- Linux/Unix编程 (1)
- 串口编程 (1)
- 编译器/解释器 (1)
- *行业应用 (1)
- 多国语言处理 (1)
- 技术管理 (1)
- 通讯编程文档 (1)
- 嵌入式Linux (1)
- 易语言编程 (1)
- 系统设计方案 (1)
- VC书籍 (1)
- 其他嵌入式/单片机内容 (1)
- GPS编程 (1)
- 并行计算 (1)
技术资料 ICB1FL02G荧光灯镇流器智能控制IC
ICB1FL02G是用于荧光灯镇流器控制的芯片,包括非连续导通模式的功率因数校正(PFC)、灯管逆变器控制和高压电平移位半桥驱动器。
VHDL/FPGA/Verilog 除法器的设计本文所采用的除法原理是:对于八位无符号被除数A
除法器的设计本文所采用的除法原理是:对于八位无符号被除数A,先对A转换成高八位是0低八位是A的数C,在时钟脉冲的每个上升沿C 向左移动一位,最后一位补零,同时判断C的高八位是否大于除数B,如是则C的高八位减去B,同时进行移位操作,将C的第二位置1。否则,继续移位操作。经过八个周期后,所得到的C的高八位为余数,第八 ...
VHDL/FPGA/Verilog 除法器的设计本文所采用的除法原理是:对于八位无符号被除数A
除法器的设计本文所采用的除法原理是:对于八位无符号被除数A,先对A转换成高八位是0低八位是A的数C,在时钟脉冲的每个上升沿C 向左移动一位,最后一位补零,同时判断C的高八位是否大于除数B,如是则C的高八位减去B,同时进行移位操作,将C的第二位置1。否则,继续移位操作。经过八个周期后,所得到的C的高八位为余数,第八 ...
Linux/Unix编程 2个1000位大整数相乘
2个1000位大整数相乘,模拟计算机的计算方式,先将乘数和被乘数都转换为0,1编码的长字符串,然后移位相加,最后转变回10进制。
VHDL/FPGA/Verilog 用VHDL语言设计简单的CPU
用VHDL语言设计简单的CPU,重点设计微操作代码,然后设计CPU各组成模块,最后根据设计的微操作设计微指令,验证设计的正确性。可基本实现加、减、乘、除、移位、循环等操作。
其他 用 FPGA实现了二维离散余弦变换和逆变换
用 FPGA实现了二维离散余弦变换和逆变换,结构设计采用行列分解法,乘法器采用移位求和的方法实现,并且采用流水线结构设计,提高处理核的性能
技术资料 74hc595 数码管级联
基于74HC595芯片实现数码管级联控制,采用移位寄存器技术架构,支持多级扩展,具备高驱动能力和稳定时序设计,适用于嵌入式显示系统开发。
其他书籍 dsp的串行外设接口SPI SPI是一个高速同步串行输入/输出端口,传送速率可编 程
dsp的串行外设接口SPI
SPI是一个高速同步串行输入/输出端口,传送速率可编
程,应用:外部移位寄存器、D/A转换器、A/D转换器、
串行EEPROM、LED显示驱动器等外部设备进行扩展。