搜索结果
找到约 14,436 项符合
时序逻辑电路 的查询结果
按分类筛选
- 全部分类
- 学术论文 (55)
- 技术资料 (15)
- 单片机编程 (10)
- 可编程逻辑 (10)
- VHDL/FPGA/Verilog (10)
- VIP专区 (6)
- 技术书籍 (5)
- 其他书籍 (5)
- 模拟电子 (4)
- 教程资料 (3)
- 其他 (3)
- 嵌入式/单片机编程 (2)
- 实用电子技术 (1)
- 其他文档 (1)
- 教材/考试/认证 (1)
- 教程资料 (1)
- Mentor (1)
- PCB相关 (1)
- 电源技术 (1)
- 传感与控制 (1)
- 测试测量 (1)
- 接口技术 (1)
- 电子书籍 (1)
- Linux/Unix编程 (1)
- 压缩解压 (1)
- 软件设计/软件工程 (1)
- 单片机开发 (1)
- 电子书籍 (1)
- 其他 (1)
- 书籍 (1)
- 教程 (1)
VIP专区 特权《Verilog边码边学》视频教程全集
01 001 Vivado下载与安装.flv
02 002 Notepad++安装与设置.flv
03 003 Modelsim安装配置与库编译.flv
04 004 Modelsim自动仿真环境搭建.flv
05 101 组合逻辑与时序逻辑.flv
06 102 分频计数器设计.flv
07 103 使能时钟设计.flv
08 104 基于Xilinx BUFGCE原语的门控时钟设计.flv
09 105 理解FPGA设计的并行性.flv
10 106 同 ...
实用电子技术 时序电路逻辑设计与特殊组合函数
时序电路逻辑设计与特殊组合函数
技术书籍 时序电路逻辑设计与特殊组合函数-266页-6.7M.pdf
专辑类-实用电子技术专辑-385册-3.609G 时序电路逻辑设计与特殊组合函数-266页-6.7M.pdf
电子书籍 一个不错的时序电路逻辑设计与特殊组合函数
一个不错的时序电路逻辑设计与特殊组合函数
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.7 步进电机的控制 9.7.1 步进电机驱动的逻辑符号 9.7.2 步进电机驱动的时序图 9.7.3 步进电机驱动的逻辑框图
基于Verilog-HDL的硬件电路的实现
9.7 步进电机的控制
9.7.1 步进电机驱动的逻辑符号
9.7.2 步进电机驱动的时序图
9.7.3 步进电机驱动的逻辑框图
9.7.4 计数模块的设计与实现
9.7.5 译码模块的设计与实现
9.7.6 步进电机驱动的Verilog-HDL描述
9.7.7 编译指令-"宏替换`define"的使用 ...
其他书籍 包含内容有1.逻辑代数基础 2逻辑函数的表示方式和化简 3中规模集成电路的分析和设计 4触发器及其简单应用电路 5同步时序电路的分析和设计 6常见的同步集成时序电路 7异步时序电路的分析和
包含内容有1.逻辑代数基础
2逻辑函数的表示方式和化简
3中规模集成电路的分析和设计
4触发器及其简单应用电路
5同步时序电路的分析和设计
6常见的同步集成时序电路
7异步时序电路的分析和设计
8数字逻辑技术的最新发展
是我们大学老师(这方面的专家)数字逻辑的课件,非常不错 ...
压缩解压 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。
本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输 ...
嵌入式/单片机编程 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
电子书籍 时序电路逻辑设计与特殊组合函数 266页 6.7M.pdf
实用电子技术专辑 385册 3.609G时序电路逻辑设计与特殊组合函数 266页 6.7M.pdf
技术书籍 基于二叉树的时序电路测试序列设计
为了实现时序电路状态验证和故障检测,需要事先设计一个输入测试序列。基于二叉树节点和树枝的特性,建立时序电路状态二叉树,按照电路二叉树节点(状态)与树枝(输入)的层次逻辑关系,可以直观和便捷地设计出时序电路测试序列。用测试序列激励待测电路,可以验证电路是否具有全部预定状态,是否能够实现预定状态转换。 ...