搜索结果

找到约 10,000 项符合 数字报 的查询结果

按分类筛选

显示更多分类

单片机编程 基于单片机的数字时钟系统设计

这是我做的一个毕业论文设计,有需要的可以下载参考。
https://www.eeworm.com/dl/502/26237.html
下载: 82
查看: 1035

单片机编程 单片机新型数字电压表设计

单片机新型数字电压表设计
https://www.eeworm.com/dl/502/26483.html
下载: 149
查看: 1103

单片机编程 数字钟实验电路的设计与仿真

数字钟实验电路的设计与仿真
https://www.eeworm.com/dl/502/26555.html
下载: 130
查看: 1120

单片机编程 基于51单片机数字时钟的设计

henhao de
https://www.eeworm.com/dl/502/27346.html
下载: 32
查看: 1078

单片机编程 OV7620数字摄像头使用详解

OV7620数字摄像头使用详解
https://www.eeworm.com/dl/502/28740.html
下载: 48
查看: 1049

DSP编程 数字信号处理讨论课一题目

sqdsqds
https://www.eeworm.com/dl/516/31878.html
下载: 91
查看: 1024

教程资料 基于FPGA数字电压表的设计报告

基于FPGA数字电压表的设计   EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL完成设计文件 ...
https://www.eeworm.com/dl/fpga/doc/32230.html
下载: 200
查看: 1169

教程资料 VHDL语言与数字逻辑电路设计

vhdl语言入门设计
https://www.eeworm.com/dl/fpga/doc/32240.html
下载: 166
查看: 1069

教程资料 基于FPGA的数字稳定校正单元的实现

  为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
https://www.eeworm.com/dl/fpga/doc/32474.html
下载: 185
查看: 1088

教程资料 基于VHDL的简易数字钟的设计

时、分、秒定时,带闹钟,整点报时,6位数码管动态显示
https://www.eeworm.com/dl/fpga/doc/32536.html
下载: 125
查看: 1082