搜索结果
找到约 21,541 项符合
多时钟域 的查询结果
按分类筛选
VHDL/FPGA/Verilog VERILOG实现多时钟,可以应用于流水线.输入CLK,输出CLK1,CLK2,CLK3
VERILOG实现多时钟,可以应用于流水线.输入CLK,输出CLK1,CLK2,CLK3
软件设计/软件工程 verilog语言描述多时钟方法!!!强力推荐。
verilog语言描述多时钟方法!!!强力推荐。
软件设计/软件工程 大型设计中FPGA的多时钟设计策略
大型设计中FPGA的多时钟设计策略,使用atmel
VHDL/FPGA/Verilog FPGA VERILOG 用DCFIFO实现 跨时钟域的数据传输
FPGA VERILOG 用DCFIFO实现 跨时钟域的数据传输,已验证,直接可用
VHDL/FPGA/Verilog alteral FPGA VERILOG 利用 ROM DCFIFO 和RAM 实现高速到低速时钟域的数据传输
alteral FPGA VERILOG 利用 ROM DCFIFO 和RAM
实现高速到低速时钟域的数据传输 ,值得学习。
VHDL/FPGA/Verilog 大型设计中FPGA的多时钟设计策略,希望有需要的人喜欢
大型设计中FPGA的多时钟设计策略,希望有需要的人喜欢
VHDL/FPGA/Verilog 一种将异步时钟域转换成同步时钟域的方法
一种将异步时钟域转换成同步时钟域的方法,可节省资源,避免格雷码转换。
VHDL/FPGA/Verilog 异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构, ...
其他 只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战
只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,本文将介绍怎样在同步设计中处理异步信号