⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 clock.tan.rpt

📁 用VHDL实现的完整数字钟代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Report Combined Fast/Slow Timing                                    ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                               ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements                             ; On                 ;      ;    ;             ;
; Enable Recovery/Removal analysis                                    ; Off                ;      ;    ;             ;
; Enable Clock Latency                                                ; Off                ;      ;    ;             ;
; Use TimeQuest Timing Analyzer                                       ; Off                ;      ;    ;             ;
; Minimum Core Junction Temperature                                   ; 0                  ;      ;    ;             ;
; Maximum Core Junction Temperature                                   ; 85                 ;      ;    ;             ;
; Number of source nodes to report per destination node               ; 10                 ;      ;    ;             ;
; Number of destination nodes to report                               ; 10                 ;      ;    ;             ;
; Number of paths to report                                           ; 200                ;      ;    ;             ;
; Report Minimum Timing Checks                                        ; Off                ;      ;    ;             ;
; Use Fast Timing Models                                              ; Off                ;      ;    ;             ;
; Report IO Paths Separately                                          ; Off                ;      ;    ;             ;
; Perform Multicorner Analysis                                        ; Off                ;      ;    ;             ;
; Reports the worst-case path for each clock domain and analysis      ; Off                ;      ;    ;             ;
; Removes common clock path pessimism (CCPP) during slack computation ; Off                ;      ;    ;             ;
+---------------------------------------------------------------------+--------------------+------+----+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLK1            ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
; SETM            ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
; SELJ            ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
; STEH            ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
; CLK1024         ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLK1'                                                                                                                                                                                            ;
+-------+------------------------------------------------+---------------------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period)                           ; From                ; To                  ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+---------------------+---------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI2[1] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI2[0] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI2[1] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI2[0] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI2[1] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 45.05 MHz ( period = 22.200 ns )               ; CNT12_24:U2|CQI2[0] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 15.300 ns               ;
; N/A   ; 46.08 MHz ( period = 21.700 ns )               ; CNT12_24:U2|CQI1[1] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.800 ns               ;
; N/A   ; 46.08 MHz ( period = 21.700 ns )               ; CNT12_24:U2|CQI1[2] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.800 ns               ;
; N/A   ; 46.08 MHz ( period = 21.700 ns )               ; CNT12_24:U2|CQI1[1] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.800 ns               ;
; N/A   ; 46.08 MHz ( period = 21.700 ns )               ; CNT12_24:U2|CQI1[2] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.800 ns               ;
; N/A   ; 46.08 MHz ( period = 21.700 ns )               ; CNT12_24:U2|CQI1[1] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.800 ns               ;
; N/A   ; 46.08 MHz ( period = 21.700 ns )               ; CNT12_24:U2|CQI1[2] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.800 ns               ;
; N/A   ; 47.17 MHz ( period = 21.200 ns )               ; CNT12_24:U2|CQI1[3] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.300 ns               ;
; N/A   ; 47.17 MHz ( period = 21.200 ns )               ; CNT12_24:U2|CQI1[3] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.300 ns               ;
; N/A   ; 47.17 MHz ( period = 21.200 ns )               ; CNT12_24:U2|CQI1[3] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 14.300 ns               ;
; N/A   ; 48.54 MHz ( period = 20.600 ns )               ; CNT12_24:U2|CQI2[2] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.700 ns               ;
; N/A   ; 48.54 MHz ( period = 20.600 ns )               ; CNT12_24:U2|CQI2[2] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.700 ns               ;
; N/A   ; 48.54 MHz ( period = 20.600 ns )               ; CNT12_24:U2|CQI2[2] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.700 ns               ;
; N/A   ; 49.75 MHz ( period = 20.100 ns )               ; CNT12_24:U2|CQI2[3] ; CNT12_24:U2|CQI1[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.200 ns               ;
; N/A   ; 49.75 MHz ( period = 20.100 ns )               ; CNT12_24:U2|CQI2[3] ; CNT12_24:U2|CQI1[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.200 ns               ;
; N/A   ; 49.75 MHz ( period = 20.100 ns )               ; CNT12_24:U2|CQI2[3] ; CNT12_24:U2|CQI1[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.200 ns               ;
; N/A   ; 50.25 MHz ( period = 19.900 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI2[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 13.000 ns               ;
; N/A   ; 50.76 MHz ( period = 19.700 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI2[0] ; CLK1       ; CLK1     ; None                        ; None                      ; 12.800 ns               ;
; N/A   ; 51.81 MHz ( period = 19.300 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI2[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 12.400 ns               ;
; N/A   ; 51.81 MHz ( period = 19.300 ns )               ; CNT12_24:U2|CQI1[0] ; CNT12_24:U2|CQI2[2] ; CLK1       ; CLK1     ; None                        ; None                      ; 12.400 ns               ;
; N/A   ; 54.35 MHz ( period = 18.400 ns )               ; CNT12_24:U2|CQI1[1] ; CNT12_24:U2|CQI2[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.500 ns               ;
; N/A   ; 54.35 MHz ( period = 18.400 ns )               ; CNT12_24:U2|CQI1[3] ; CNT12_24:U2|CQI2[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.500 ns               ;
; N/A   ; 54.64 MHz ( period = 18.300 ns )               ; CNT12_24:U2|CQI2[1] ; CNT12_24:U2|CQI2[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.400 ns               ;
; N/A   ; 54.64 MHz ( period = 18.300 ns )               ; CNT12_24:U2|CQI2[0] ; CNT12_24:U2|CQI2[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.400 ns               ;
; N/A   ; 54.95 MHz ( period = 18.200 ns )               ; CNT12_24:U2|CQI1[1] ; CNT12_24:U2|CQI2[0] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.300 ns               ;
; N/A   ; 54.95 MHz ( period = 18.200 ns )               ; CNT12_24:U2|CQI1[3] ; CNT12_24:U2|CQI2[0] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.300 ns               ;
; N/A   ; 55.87 MHz ( period = 17.900 ns )               ; CNT12_24:U2|CQI1[2] ; CNT12_24:U2|CQI2[1] ; CLK1       ; CLK1     ; None                        ; None                      ; 11.000 ns               ;
; N/A   ; 56.18 MHz ( period = 17.800 ns )               ; CNT12_24:U2|CQI1[3] ; CNT12_24:U2|CQI2[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 10.900 ns               ;
; N/A   ; 56.18 MHz ( period = 17.800 ns )               ; CNT12_24:U2|CQI1[2] ; CNT12_24:U2|CQI2[3] ; CLK1       ; CLK1     ; None                        ; None                      ; 10.900 ns               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -