⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fcout.fit.rpt

📁 数字频率计 FPGA 用verilog语言编写
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 41    ; GND_INT    ;              ;
; 42    ; GND+       ;              ;
; 43    ; GND+       ;              ;
; 44    ; GND+       ;              ;
; 45    ; VCC_INT    ;              ;
; 46    ; GND_INT    ;              ;
; 47    ; disp[14]   ; TTL          ;
; 48    ; disp[15]   ; TTL          ;
; 49    ; disp[16]   ; TTL          ;
; 50    ; disp[17]   ; TTL          ;
; 51    ; disp[18]   ; TTL          ;
; 52    ; disp[19]   ; TTL          ;
; 53    ; disp[20]   ; TTL          ;
; 54    ; disp[21]   ; TTL          ;
; 55    ; ^nSTATUS   ;              ;
; 56    ; #TRST      ;              ;
; 57    ; #TMS       ;              ;
; 58    ; disp[22]   ; TTL          ;
; 59    ; disp[23]   ; TTL          ;
; 60    ; GND*       ;              ;
; 61    ; GND*       ;              ;
; 62    ; GND*       ;              ;
; 63    ; VCC_INT    ;              ;
; 64    ; GND*       ;              ;
; 65    ; GND*       ;              ;
; 66    ; GND*       ;              ;
; 67    ; GND*       ;              ;
; 68    ; GND_INT    ;              ;
; 69    ; GND*       ;              ;
; 70    ; GND*       ;              ;
; 71    ; GND*       ;              ;
; 72    ; GND*       ;              ;
; 73    ; GND*       ;              ;
; 74    ; #TDO       ;              ;
; 75    ; ^nCEO      ;              ;
; 76    ; ^CONF_DONE ;              ;
; 77    ; #TCK       ;              ;
; 78    ; GND*       ;              ;
; 79    ; GND*       ;              ;
; 80    ; GND*       ;              ;
; 81    ; GND*       ;              ;
; 82    ; GND_INT    ;              ;
; 83    ; GND*       ;              ;
; 84    ; GND+       ;              ;
+-------+------------+--------------+


+--------------------------------------------------------------------------------------------------+
; Control Signals                                                                                  ;
+------------------------------------------------+---------+---------+--------------+--------------+
; Name                                           ; Pin #   ; Fan-Out ; Usage        ; Global Usage ;
+------------------------------------------------+---------+---------+--------------+--------------+
; mode:inst4|clock_out~87                        ; LC1_C12 ; 29      ; Clock        ; Internal     ;
; mode:inst4|clock_out2~4                        ; LC4_A8  ; 24      ; Clock        ; Non-global   ;
; Reset                                          ; 9       ; 78      ; Async. clear ; Non-global   ;
; clock_x                                        ; 5       ; 2       ; Clock        ; Non-global   ;
; clk_12m                                        ; 3       ; 2       ; Clock        ; Non-global   ;
; dividers:inst|div3:inst|reduce_nor~0           ; LC2_B19 ; 4       ; Clock        ; Non-global   ;
; rtl~36                                         ; LC8_B22 ; 4       ; Clock enable ; Non-global   ;
; rtl~25                                         ; LC8_B21 ; 4       ; Clock enable ; Non-global   ;
; rtl~47                                         ; LC4_B13 ; 4       ; Clock enable ; Non-global   ;
; rtl~14                                         ; LC8_B24 ; 4       ; Clock enable ; Non-global   ;
; dividers:inst|Half_freq:inst22|CLK_out         ; LC1_C6  ; 2       ; Clock        ; Non-global   ;
; dividers:inst|Half_freq:inst14|CLK_out         ; LC2_C4  ; 2       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst3|reduce_nor~18  ; LC2_A8  ; 5       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst4|reduce_nor~18  ; LC8_C3  ; 4       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst20|reduce_nor~18 ; LC3_C6  ; 1       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst12|reduce_nor~18 ; LC8_C10 ; 4       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst5|reduce_nor~18  ; LC1_C1  ; 5       ; Clock        ; Non-global   ;
; dividers:inst|Half_freq:inst13|CLK_out         ; LC3_C4  ; 2       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst2|reduce_nor~18  ; LC8_A5  ; 4       ; Clock        ; Non-global   ;
; dividers:inst|ten_divider:inst1|reduce_nor~18  ; LC2_A11 ; 4       ; Clock        ; Non-global   ;
; dividers:inst|Half_freq:inst6|CLK_out          ; LC5_A8  ; 2       ; Clock        ; Non-global   ;
; dividers:inst|Half_freq:inst21|CLK_out         ; LC2_C6  ; 2       ; Clock        ; Non-global   ;
+------------------------------------------------+---------+---------+--------------+--------------+


+------------------------------------------------------+
; Global & Other Fast Signals                          ;
+-------------------------+---------+---------+--------+
; Name                    ; Pin #   ; Fan-Out ; Global ;
+-------------------------+---------+---------+--------+
; mode:inst4|clock_out~87 ; LC1_C12 ; 29      ; yes    ;
+-------------------------+---------+---------+--------+


+---------------------------------------------+
; Carry Chains                                ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0                  ; 0                      ;
; 1                  ; 0                      ;
; 2                  ; 0                      ;
; 3                  ; 0                      ;
; 4                  ; 1                      ;
+--------------------+------------------------+


+----------------+
; Cascade Chains ;
+--------+-------+
; Length ; Count ;
+--------+-------+
; 2      ; 2     ;
+--------+-------+


+--------------------------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals                                                                        ;
+----------------------------------------------------------------------------------------------+---------+
; Name                                                                                         ; Fan-Out ;
+----------------------------------------------------------------------------------------------+---------+
; Reset                                                                                        ; 78      ;
; mode:inst4|clock_out2~5                                                                      ; 24      ;
; counter_24b:inst3|qout[8]~1669                                                               ; 7       ;
; counter_24b:inst3|qout[12]~1665                                                              ; 6       ;
; counter_24b:inst3|qout[13]~1664                                                              ; 6       ;
; counter_24b:inst3|qout[16]~1661                                                              ; 6       ;
; counter_24b:inst3|qout[20]~1657                                                              ; 6       ;
; counter_24b:inst3|qout[9]~1668                                                               ; 6       ;
; counter_24b:inst3|qout[21]~1656                                                              ; 6       ;
; counter_24b:inst3|always0~180                                                                ; 6       ;
; counter_24b:inst3|always0~179                                                                ; 6       ;
; counter_24b:inst3|qout[17]~1660                                                              ; 6       ;
; counter_24b:inst3|qout~1677                                                                  ; 6       ;
; counter_24b:inst3|lpm_counter:qout_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[2]~COUT ; 6       ;
; counter_24b:inst3|lpm_counter:qout_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[1]~COUT ; 6       ;
; counter_24b:inst3|qout[5]~1672                                                               ; 6       ;
; counter_24b:inst3|qout[4]~1673                                                               ; 6       ;
; counter_24b:inst3|lpm_counter:qout_rtl_0|alt_counter_f10ke:wysi_counter|q[3]~0               ; 5       ;
; dividers:inst|ten_divider:inst3|reduce_nor~19                                                ; 5       ;
; counter_24b:inst3|qout[14]~1663                                                              ; 5       ;
; counter_24b:inst3|LessThan~148                                                               ; 5       ;
; counter_24b:inst3|qout[10]~1667                                                              ; 5       ;
; counter_24b:inst3|qout[11]~1666                                                              ; 5       ;
; counter_24b:inst3|always0~182                                                                ; 5       ;
; counter_24b:inst3|qout[22]~1655                                                              ; 5       ;
; dividers:inst|ten_divider:inst20|qout[0]~91                                                  ; 5       ;
; counter_24b:inst3|qout[18]~1659                                                              ; 5       ;
; counter_24b:inst3|always0~176                                                                ; 5       ;
; dividers:inst|ten_divider:inst5|qout[0]~91                                                   ; 5       ;
; dividers:inst|ten_divider:inst1|qout[0]~91                                                   ; 5       ;
; dividers:inst|ten_divider:inst4|qout[0]~91                                                   ; 5       ;
; dividers:inst|ten_divider:inst3|qout[0]~91                                                   ; 5       ;
; dividers:inst|ten_divider:inst2|qout[0]~91                                                   ; 5       ;
; counter_24b:inst3|qout[6]~1671                                                               ; 5       ;
; dividers:inst|ten_divider:inst12|qout[0]~91                                                  ; 5       ;
; dividers:inst|ten_divider:inst5|reduce_nor~19                                                ; 5       ;
; dividers:inst|ten_divider:inst4|reduce_nor~19                                                ; 4       ;
; dividers:inst|ten_divider:inst20|qout[1]~90                                                  ; 4       ;
; rtl~107                                                                                      ; 4       ;
; dividers:inst|ten_divider:inst20|qout[2]~89                                                  ; 4       ;
; counter_24b:inst3|qout~1678                                                                  ; 4       ;
; rtl~104                                                                                      ; 4       ;
; counter_24b:inst3|qout[15]~1662                                                              ; 4       ;
; rtl~109                                                                                      ; 4       ;
; rtl~112                                                                                      ; 4       ;
; rtl~108                                                                                      ; 4       ;
; rtl~111                                                                                      ; 4       ;
; rtl~110                                                                                      ; 4       ;
; counter_24b:inst3|qout[23]~1654                                                              ; 4       ;
; dividers:inst|div3:inst|reduce_nor~7                                                         ; 4       ;
+----------------------------------------------------------------------------------------------+---------+


+----------------------------------------------------------------------------------------------------+
; Peripheral Signals                                                                                 ;
+-------------------------+---------+-------+-----------------+---------------------------+----------+
; Peripheral Signal       ; Source  ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+-------------------------+---------+-------+-----------------+---------------------------+----------+
; mode:inst4|clock_out~87 ; LC1_C12 ; Clock ; no              ; yes                       ; +ve      ;
+-------------------------+---------+-------+-----------------+---------------------------+----------+


+-------------------------------------------+
; LAB                                       ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0                        ; 40             ;
; 1                        ; 10             ;
; 2                        ; 3              ;
; 3                        ; 3              ;
; 4                        ; 1              ;
; 5                        ; 2              ;
; 6                        ; 1              ;
; 7                        ; 1              ;
; 8                        ; 11             ;
+--------------------------+----------------+


+----------------------------------------------+
; Local Routing Interconnect                   ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0                           ; 54             ;
; 1                           ; 1              ;
; 2                           ; 1              ;
; 3                           ; 3              ;
; 4                           ; 2              ;
; 5                           ; 0              ;
; 6                           ; 4              ;
; 7                           ; 0              ;
; 8                           ; 7              ;
+-----------------------------+----------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -