adder8.tan.rpt

来自「通过VHDL实现4位全加器」· RPT 代码 · 共 203 行

RPT
203
字号
Classic Timing Analyzer report for adder8
Thu Nov 27 22:35:42 2008
Quartus II Version 7.2 Build 151 09/26/2007 SJ Web Edition


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Timing Analyzer Summary
  3. Timing Analyzer Settings
  4. tpd
  5. Timing Analyzer Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+---------------------------------------------------------------------------------------------------------------------------+
; Timing Analyzer Summary                                                                                                   ;
+------------------------------+-------+---------------+-------------+------+--------+------------+----------+--------------+
; Type                         ; Slack ; Required Time ; Actual Time ; From ; To     ; From Clock ; To Clock ; Failed Paths ;
+------------------------------+-------+---------------+-------------+------+--------+------------+----------+--------------+
; Worst-case tpd               ; N/A   ; None          ; 8.370 ns    ; b[2] ; sum[6] ; --         ; --       ; 0            ;
; Total number of failed paths ;       ;               ;             ;      ;        ;            ;          ; 0            ;
+------------------------------+-------+---------------+-------------+------+--------+------------+----------+--------------+


+---------------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings                                                                                      ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
; Option                                                         ; Setting            ; From ; To ; Entity Name ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
; Device Name                                                    ; EP2S15F484C3       ;      ;    ;             ;
; Timing Models                                                  ; Final              ;      ;    ;             ;
; Default hold multicycle                                        ; Same as Multicycle ;      ;    ;             ;
; Cut paths between unrelated clock domains                      ; On                 ;      ;    ;             ;
; Cut off read during write signal paths                         ; On                 ;      ;    ;             ;
; Cut off feedback from I/O pins                                 ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                               ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                          ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements                        ; On                 ;      ;    ;             ;
; Enable Recovery/Removal analysis                               ; Off                ;      ;    ;             ;
; Enable Clock Latency                                           ; Off                ;      ;    ;             ;
; Use TimeQuest Timing Analyzer                                  ; Off                ;      ;    ;             ;
; Number of source nodes to report per destination node          ; 10                 ;      ;    ;             ;
; Number of destination nodes to report                          ; 10                 ;      ;    ;             ;
; Number of paths to report                                      ; 200                ;      ;    ;             ;
; Report Minimum Timing Checks                                   ; Off                ;      ;    ;             ;
; Use Fast Timing Models                                         ; Off                ;      ;    ;             ;
; Report IO Paths Separately                                     ; Off                ;      ;    ;             ;
; Perform Multicorner Analysis                                   ; On                 ;      ;    ;             ;
; Reports the worst-case path for each clock domain and analysis ; Off                ;      ;    ;             ;
+----------------------------------------------------------------+--------------------+------+----+-------------+


+-------------------------------------------------------------+
; tpd                                                         ;
+-------+-------------------+-----------------+------+--------+
; Slack ; Required P2P Time ; Actual P2P Time ; From ; To     ;
+-------+-------------------+-----------------+------+--------+
; N/A   ; None              ; 8.370 ns        ; b[2] ; sum[6] ;
; N/A   ; None              ; 8.337 ns        ; b[2] ; sum[5] ;
; N/A   ; None              ; 8.287 ns        ; a[3] ; sum[6] ;
; N/A   ; None              ; 8.275 ns        ; b[2] ; sum[7] ;
; N/A   ; None              ; 8.268 ns        ; a[0] ; sum[6] ;
; N/A   ; None              ; 8.254 ns        ; a[3] ; sum[5] ;
; N/A   ; None              ; 8.235 ns        ; a[0] ; sum[5] ;
; N/A   ; None              ; 8.233 ns        ; b[4] ; sum[6] ;
; N/A   ; None              ; 8.220 ns        ; b[4] ; sum[5] ;
; N/A   ; None              ; 8.203 ns        ; a[6] ; sum[6] ;
; N/A   ; None              ; 8.198 ns        ; b[1] ; sum[6] ;
; N/A   ; None              ; 8.192 ns        ; a[3] ; sum[7] ;
; N/A   ; None              ; 8.178 ns        ; b[5] ; sum[6] ;
; N/A   ; None              ; 8.175 ns        ; b[0] ; sum[6] ;
; N/A   ; None              ; 8.174 ns        ; b[2] ; sum[4] ;
; N/A   ; None              ; 8.173 ns        ; a[0] ; sum[7] ;
; N/A   ; None              ; 8.165 ns        ; b[1] ; sum[5] ;
; N/A   ; None              ; 8.144 ns        ; a[6] ; sum[7] ;
; N/A   ; None              ; 8.142 ns        ; b[0] ; sum[5] ;
; N/A   ; None              ; 8.138 ns        ; b[4] ; sum[7] ;
; N/A   ; None              ; 8.124 ns        ; a[2] ; sum[6] ;
; N/A   ; None              ; 8.124 ns        ; b[2] ; sum[3] ;
; N/A   ; None              ; 8.123 ns        ; b[2] ; cout   ;
; N/A   ; None              ; 8.111 ns        ; a[3] ; sum[4] ;
; N/A   ; None              ; 8.109 ns        ; b[5] ; sum[5] ;
; N/A   ; None              ; 8.103 ns        ; b[1] ; sum[7] ;
; N/A   ; None              ; 8.091 ns        ; a[2] ; sum[5] ;
; N/A   ; None              ; 8.081 ns        ; a[1] ; sum[6] ;
; N/A   ; None              ; 8.080 ns        ; b[0] ; sum[7] ;
; N/A   ; None              ; 8.072 ns        ; a[0] ; sum[4] ;
; N/A   ; None              ; 8.062 ns        ; a[4] ; sum[6] ;
; N/A   ; None              ; 8.061 ns        ; b[5] ; sum[7] ;
; N/A   ; None              ; 8.048 ns        ; a[1] ; sum[5] ;
; N/A   ; None              ; 8.043 ns        ; a[4] ; sum[5] ;
; N/A   ; None              ; 8.040 ns        ; a[3] ; cout   ;
; N/A   ; None              ; 8.029 ns        ; a[2] ; sum[7] ;
; N/A   ; None              ; 8.021 ns        ; a[0] ; cout   ;
; N/A   ; None              ; 8.021 ns        ; b[4] ; sum[4] ;
; N/A   ; None              ; 8.008 ns        ; b[3] ; sum[6] ;
; N/A   ; None              ; 8.003 ns        ; a[3] ; sum[3] ;
; N/A   ; None              ; 8.002 ns        ; b[1] ; sum[4] ;
; N/A   ; None              ; 8.000 ns        ; a[0] ; sum[3] ;
; N/A   ; None              ; 7.986 ns        ; b[4] ; cout   ;
; N/A   ; None              ; 7.986 ns        ; a[1] ; sum[7] ;
; N/A   ; None              ; 7.985 ns        ; a[7] ; sum[7] ;
; N/A   ; None              ; 7.983 ns        ; b[6] ; sum[6] ;
; N/A   ; None              ; 7.979 ns        ; b[0] ; sum[4] ;
; N/A   ; None              ; 7.975 ns        ; b[3] ; sum[5] ;
; N/A   ; None              ; 7.972 ns        ; a[6] ; cout   ;
; N/A   ; None              ; 7.967 ns        ; a[4] ; sum[7] ;
; N/A   ; None              ; 7.951 ns        ; b[1] ; cout   ;
; N/A   ; None              ; 7.937 ns        ; b[6] ; sum[7] ;
; N/A   ; None              ; 7.935 ns        ; a[0] ; sum[1] ;
; N/A   ; None              ; 7.930 ns        ; b[1] ; sum[3] ;
; N/A   ; None              ; 7.930 ns        ; a[0] ; sum[0] ;
; N/A   ; None              ; 7.928 ns        ; b[0] ; cout   ;
; N/A   ; None              ; 7.928 ns        ; a[2] ; sum[4] ;
; N/A   ; None              ; 7.913 ns        ; b[3] ; sum[7] ;
; N/A   ; None              ; 7.909 ns        ; b[5] ; cout   ;
; N/A   ; None              ; 7.907 ns        ; b[0] ; sum[3] ;
; N/A   ; None              ; 7.886 ns        ; b[2] ; sum[2] ;
; N/A   ; None              ; 7.885 ns        ; a[1] ; sum[4] ;
; N/A   ; None              ; 7.877 ns        ; a[2] ; cout   ;
; N/A   ; None              ; 7.870 ns        ; a[2] ; sum[3] ;
; N/A   ; None              ; 7.842 ns        ; b[0] ; sum[1] ;
; N/A   ; None              ; 7.835 ns        ; a[7] ; cout   ;
; N/A   ; None              ; 7.834 ns        ; a[1] ; cout   ;
; N/A   ; None              ; 7.831 ns        ; a[4] ; sum[4] ;
; N/A   ; None              ; 7.827 ns        ; b[7] ; sum[7] ;
; N/A   ; None              ; 7.826 ns        ; b[3] ; sum[4] ;
; N/A   ; None              ; 7.824 ns        ; b[0] ; sum[0] ;
; N/A   ; None              ; 7.815 ns        ; a[4] ; cout   ;
; N/A   ; None              ; 7.813 ns        ; a[1] ; sum[3] ;
; N/A   ; None              ; 7.799 ns        ; b[1] ; sum[1] ;
; N/A   ; None              ; 7.798 ns        ; cin  ; sum[6] ;
; N/A   ; None              ; 7.798 ns        ; a[0] ; sum[2] ;
; N/A   ; None              ; 7.791 ns        ; a[5] ; sum[6] ;
; N/A   ; None              ; 7.771 ns        ; b[6] ; cout   ;
; N/A   ; None              ; 7.765 ns        ; cin  ; sum[5] ;
; N/A   ; None              ; 7.761 ns        ; b[3] ; cout   ;
; N/A   ; None              ; 7.748 ns        ; b[1] ; sum[2] ;
; N/A   ; None              ; 7.709 ns        ; a[5] ; sum[5] ;
; N/A   ; None              ; 7.705 ns        ; b[3] ; sum[3] ;
; N/A   ; None              ; 7.705 ns        ; b[0] ; sum[2] ;
; N/A   ; None              ; 7.703 ns        ; cin  ; sum[7] ;
; N/A   ; None              ; 7.686 ns        ; b[7] ; cout   ;
; N/A   ; None              ; 7.682 ns        ; a[5] ; sum[7] ;
; N/A   ; None              ; 7.676 ns        ; a[1] ; sum[1] ;
; N/A   ; None              ; 7.620 ns        ; a[1] ; sum[2] ;
; N/A   ; None              ; 7.619 ns        ; a[2] ; sum[2] ;
; N/A   ; None              ; 7.602 ns        ; cin  ; sum[4] ;
; N/A   ; None              ; 7.551 ns        ; cin  ; cout   ;
; N/A   ; None              ; 7.530 ns        ; a[5] ; cout   ;
; N/A   ; None              ; 7.530 ns        ; cin  ; sum[3] ;
; N/A   ; None              ; 7.465 ns        ; cin  ; sum[1] ;
; N/A   ; None              ; 7.465 ns        ; cin  ; sum[0] ;
; N/A   ; None              ; 7.328 ns        ; cin  ; sum[2] ;
+-------+-------------------+-----------------+------+--------+


+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Classic Timing Analyzer
    Info: Version 7.2 Build 151 09/26/2007 SJ Web Edition
    Info: Processing started: Thu Nov 27 22:35:41 2008
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off adder8 -c adder8 --timing_analysis_only
Info: Longest tpd from source pin "b[2]" to destination pin "sum[6]" is 8.370 ns
    Info: 1: + IC(0.000 ns) + CELL(0.810 ns) = 0.810 ns; Loc. = PIN_U18; Fanout = 3; PIN Node = 'b[2]'
    Info: 2: + IC(3.903 ns) + CELL(0.516 ns) = 5.229 ns; Loc. = LCCOMB_X1_Y3_N4; Fanout = 2; COMB Node = '_~10'
    Info: 3: + IC(0.000 ns) + CELL(0.035 ns) = 5.264 ns; Loc. = LCCOMB_X1_Y3_N6; Fanout = 2; COMB Node = '_~14'
    Info: 4: + IC(0.000 ns) + CELL(0.035 ns) = 5.299 ns; Loc. = LCCOMB_X1_Y3_N8; Fanout = 2; COMB Node = '_~18'
    Info: 5: + IC(0.000 ns) + CELL(0.035 ns) = 5.334 ns; Loc. = LCCOMB_X1_Y3_N10; Fanout = 2; COMB Node = '_~22'
    Info: 6: + IC(0.000 ns) + CELL(0.125 ns) = 5.459 ns; Loc. = LCCOMB_X1_Y3_N12; Fanout = 1; COMB Node = '_~25'
    Info: 7: + IC(0.777 ns) + CELL(2.134 ns) = 8.370 ns; Loc. = PIN_T19; Fanout = 0; PIN Node = 'sum[6]'
    Info: Total cell delay = 3.690 ns ( 44.09 % )
    Info: Total interconnect delay = 4.680 ns ( 55.91 % )
Info: Quartus II Classic Timing Analyzer was successful. 0 errors, 0 warnings
    Info: Allocated 133 megabytes of memory during processing
    Info: Processing ended: Thu Nov 27 22:35:42 2008
    Info: Elapsed time: 00:00:01


⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?