📄 ocmj2x8.tan.rpt
字号:
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clkin ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clkin' ;
+-----------------------------------------+-----------------------------------------------------+-----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 47.62 MHz ( period = 21.000 ns ) ; fsm_cnt[3] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 17.400 ns ;
; N/A ; 48.08 MHz ( period = 20.800 ns ) ; fsm_cnt[1] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 17.200 ns ;
; N/A ; 48.31 MHz ( period = 20.700 ns ) ; fsm_cnt[4] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 17.100 ns ;
; N/A ; 49.26 MHz ( period = 20.300 ns ) ; fsm_cnt[0] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 16.700 ns ;
; N/A ; 50.25 MHz ( period = 19.900 ns ) ; fsm_cnt[5] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 16.300 ns ;
; N/A ; 50.76 MHz ( period = 19.700 ns ) ; fsm_cnt[6] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 16.100 ns ;
; N/A ; 51.55 MHz ( period = 19.400 ns ) ; fsm_cnt[2] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 15.800 ns ;
; N/A ; 51.81 MHz ( period = 19.300 ns ) ; fsm_cnt[1] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 15.700 ns ;
; N/A ; 52.08 MHz ( period = 19.200 ns ) ; fsm_cnt[7] ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 15.600 ns ;
; N/A ; 52.91 MHz ( period = 18.900 ns ) ; mstate.idle ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 15.300 ns ;
; N/A ; 53.19 MHz ( period = 18.800 ns ) ; fsm_cnt[3] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 15.200 ns ;
; N/A ; 53.76 MHz ( period = 18.600 ns ) ; fsm_cnt[4] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 15.000 ns ;
; N/A ; 54.35 MHz ( period = 18.400 ns ) ; fsm_cnt[2] ; fsm_cnt[7] ; clkin ; clkin ; None ; None ; 14.800 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[3] ; fsm_cnt[2] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[3] ; fsm_cnt[4] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[3] ; fsm_cnt[1] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[3] ; fsm_cnt[6] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[1] ; fsm_cnt[7] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[3] ; fsm_cnt[7] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 54.64 MHz ( period = 18.300 ns ) ; fsm_cnt[3] ; fsm_cnt[3] ; clkin ; clkin ; None ; None ; 14.700 ns ;
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; fsm_cnt[1] ; fsm_cnt[2] ; clkin ; clkin ; None ; None ; 14.500 ns ;
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; fsm_cnt[1] ; fsm_cnt[4] ; clkin ; clkin ; None ; None ; 14.500 ns ;
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; fsm_cnt[1] ; fsm_cnt[1] ; clkin ; clkin ; None ; None ; 14.500 ns ;
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; fsm_cnt[2] ; fsm_cnt[6] ; clkin ; clkin ; None ; None ; 14.500 ns ;
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; fsm_cnt[1] ; fsm_cnt[6] ; clkin ; clkin ; None ; None ; 14.500 ns ;
; N/A ; 55.25 MHz ( period = 18.100 ns ) ; fsm_cnt[1] ; fsm_cnt[3] ; clkin ; clkin ; None ; None ; 14.500 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[5] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[4] ; fsm_cnt[2] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[4] ; fsm_cnt[4] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[4] ; fsm_cnt[1] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[4] ; fsm_cnt[6] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[4] ; fsm_cnt[7] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 55.56 MHz ( period = 18.000 ns ) ; fsm_cnt[4] ; fsm_cnt[3] ; clkin ; clkin ; None ; None ; 14.400 ns ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; fsm_cnt[3] ; lcd_db[4]~reg0 ; clkin ; clkin ; None ; None ; 14.200 ns ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; fsm_cnt[3] ; lcd_db[5]~reg0 ; clkin ; clkin ; None ; None ; 14.200 ns ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; fsm_cnt[3] ; lcd_db[5]~63 ; clkin ; clkin ; None ; None ; 14.200 ns ;
; N/A ; 56.18 MHz ( period = 17.800 ns ) ; fsm_cnt[3] ; lcd_db[5]~64 ; clkin ; clkin ; None ; None ; 14.200 ns ;
; N/A ; 56.50 MHz ( period = 17.700 ns ) ; fsm_cnt[2] ; lcd_db[4]~reg0 ; clkin ; clkin ; None ; None ; 14.100 ns ;
; N/A ; 56.50 MHz ( period = 17.700 ns ) ; fsm_cnt[0] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 14.100 ns ;
; N/A ; 56.50 MHz ( period = 17.700 ns ) ; fsm_cnt[2] ; lcd_db[5]~reg0 ; clkin ; clkin ; None ; None ; 14.100 ns ;
; N/A ; 56.50 MHz ( period = 17.700 ns ) ; fsm_cnt[2] ; lcd_db[5]~63 ; clkin ; clkin ; None ; None ; 14.100 ns ;
; N/A ; 56.50 MHz ( period = 17.700 ns ) ; fsm_cnt[2] ; lcd_db[5]~64 ; clkin ; clkin ; None ; None ; 14.100 ns ;
; N/A ; 56.82 MHz ( period = 17.600 ns ) ; fsm_cnt[1] ; lcd_db[4]~reg0 ; clkin ; clkin ; None ; None ; 14.000 ns ;
; N/A ; 56.82 MHz ( period = 17.600 ns ) ; fsm_cnt[1] ; lcd_db[5]~reg0 ; clkin ; clkin ; None ; None ; 14.000 ns ;
; N/A ; 56.82 MHz ( period = 17.600 ns ) ; fsm_cnt[2] ; fsm_cnt[4] ; clkin ; clkin ; None ; None ; 14.000 ns ;
; N/A ; 56.82 MHz ( period = 17.600 ns ) ; fsm_cnt[1] ; lcd_db[5]~63 ; clkin ; clkin ; None ; None ; 14.000 ns ;
; N/A ; 56.82 MHz ( period = 17.600 ns ) ; fsm_cnt[1] ; lcd_db[5]~64 ; clkin ; clkin ; None ; None ; 14.000 ns ;
; N/A ; 57.80 MHz ( period = 17.300 ns ) ; mstate.clear_c ; fsm_cnt[0] ; clkin ; clkin ; None ; None ; 13.700 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[0] ; lcd_db[4]~reg0 ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[0] ; lcd_db[5]~reg0 ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[5] ; fsm_cnt[2] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[5] ; fsm_cnt[4] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[5] ; fsm_cnt[1] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[5] ; fsm_cnt[6] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[5] ; fsm_cnt[7] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[5] ; fsm_cnt[3] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[2] ; fsm_cnt[3] ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[0] ; lcd_db[5]~63 ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.14 MHz ( period = 17.200 ns ) ; fsm_cnt[0] ; lcd_db[5]~64 ; clkin ; clkin ; None ; None ; 13.600 ns ;
; N/A ; 58.48 MHz ( period = 17.100 ns ) ; fsm_cnt[2] ; fsm_cnt[2] ; clkin ; clkin ; None ; None ; 13.500 ns ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; fsm_cnt[6] ; fsm_cnt[5] ; clkin ; clkin ; None ; None ; 13.400 ns ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; fsm_cnt[6] ; fsm_cnt[2] ; clkin ; clkin ; None ; None ; 13.400 ns ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; fsm_cnt[6] ; fsm_cnt[4] ; clkin ; clkin ; None ; None ; 13.400 ns ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; fsm_cnt[6] ; fsm_cnt[1] ; clkin ; clkin ; None ; None ; 13.400 ns ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; fsm_cnt[6] ; fsm_cnt[6] ; clkin ; clkin ; None ; None ; 13.400 ns ;
; N/A ; 58.82 MHz ( period = 17.000 ns ) ; fsm_cnt[6] ; fsm_cnt[7] ; clkin ; clkin ; None ; None ; 13.400 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -