📄 ram.tan.rpt
字号:
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Perform Multicorner Analysis ; Off ; ; ; ;
; Reports the worst-case path for each clock domain and analysis ; Off ; ; ; ;
+----------------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; addr[2] ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; addr[1] ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; addr[0] ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; addr[3] ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; cs ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; wr ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; rd ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'cs' ;
+-----------------------------------------+-----------------------------------------------------+-----------+-------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-----------+-------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 114.22 MHz ( period = 8.755 ns ) ; data1~97 ; dataout[1]$latch ; cs ; cs ; None ; None ; 7.385 ns ;
; N/A ; 115.83 MHz ( period = 8.633 ns ) ; data1~107 ; dataout[11]$latch ; cs ; cs ; None ; None ; 8.737 ns ;
; N/A ; 117.92 MHz ( period = 8.480 ns ) ; data1~43 ; dataout[11]$latch ; cs ; cs ; None ; None ; 7.478 ns ;
; N/A ; 123.14 MHz ( period = 8.121 ns ) ; data1~104 ; dataout[8]$latch ; cs ; cs ; None ; None ; 6.738 ns ;
; N/A ; 126.02 MHz ( period = 7.935 ns ) ; data1~99 ; dataout[3]$latch ; cs ; cs ; None ; None ; 6.553 ns ;
; N/A ; 128.24 MHz ( period = 7.798 ns ) ; data1~161 ; dataout[1]$latch ; cs ; cs ; None ; None ; 8.696 ns ;
; N/A ; 128.37 MHz ( period = 7.790 ns ) ; data1~62 ; dataout[14]$latch ; cs ; cs ; None ; None ; 7.561 ns ;
; N/A ; 129.40 MHz ( period = 7.728 ns ) ; data1~108 ; dataout[12]$latch ; cs ; cs ; None ; None ; 6.360 ns ;
; N/A ; 129.99 MHz ( period = 7.693 ns ) ; data1~102 ; dataout[6]$latch ; cs ; cs ; None ; None ; 5.775 ns ;
; N/A ; 130.77 MHz ( period = 7.647 ns ) ; data1~105 ; dataout[9]$latch ; cs ; cs ; None ; None ; 6.125 ns ;
; N/A ; 130.92 MHz ( period = 7.638 ns ) ; data1~56 ; dataout[8]$latch ; cs ; cs ; None ; None ; 7.404 ns ;
; N/A ; 131.23 MHz ( period = 7.620 ns ) ; data1~118 ; dataout[6]$latch ; cs ; cs ; None ; None ; 5.627 ns ;
; N/A ; 131.34 MHz ( period = 7.614 ns ) ; data1~121 ; dataout[9]$latch ; cs ; cs ; None ; None ; 6.369 ns ;
; N/A ; 131.39 MHz ( period = 7.611 ns ) ; data1~64 ; dataout[0]$latch ; cs ; cs ; None ; None ; 7.030 ns ;
; N/A ; 131.75 MHz ( period = 7.590 ns ) ; data1~114 ; dataout[2]$latch ; cs ; cs ; None ; None ; 5.258 ns ;
; N/A ; 132.14 MHz ( period = 7.568 ns ) ; data1~103 ; dataout[7]$latch ; cs ; cs ; None ; None ; 6.028 ns ;
; N/A ; 132.26 MHz ( period = 7.561 ns ) ; data1~72 ; dataout[8]$latch ; cs ; cs ; None ; None ; 7.142 ns ;
; N/A ; 133.33 MHz ( period = 7.500 ns ) ; data1~193 ; dataout[1]$latch ; cs ; cs ; None ; None ; 5.457 ns ;
; N/A ; 133.42 MHz ( period = 7.495 ns ) ; data1~179 ; dataout[3]$latch ; cs ; cs ; None ; None ; 5.301 ns ;
; N/A ; 134.07 MHz ( period = 7.459 ns ) ; data1~106 ; dataout[10]$latch ; cs ; cs ; None ; None ; 5.928 ns ;
; N/A ; 135.10 MHz ( period = 7.402 ns ) ; data1~101 ; dataout[5]$latch ; cs ; cs ; None ; None ; 5.853 ns ;
; N/A ; 135.12 MHz ( period = 7.401 ns ) ; data1~67 ; dataout[3]$latch ; cs ; cs ; None ; None ; 7.459 ns ;
; N/A ; 135.26 MHz ( period = 7.393 ns ) ; data1~100 ; dataout[4]$latch ; cs ; cs ; None ; None ; 5.682 ns ;
; N/A ; 135.56 MHz ( period = 7.377 ns ) ; data1~120 ; dataout[8]$latch ; cs ; cs ; None ; None ; 6.290 ns ;
; N/A ; 136.72 MHz ( period = 7.314 ns ) ; data1~201 ; dataout[9]$latch ; cs ; cs ; None ; None ; 5.073 ns ;
; N/A ; 136.97 MHz ( period = 7.301 ns ) ; data1~176 ; dataout[0]$latch ; cs ; cs ; None ; None ; 4.917 ns ;
; N/A ; 137.12 MHz ( period = 7.293 ns ) ; data1~112 ; dataout[0]$latch ; cs ; cs ; None ; None ; 5.012 ns ;
; N/A ; 137.87 MHz ( period = 7.253 ns ) ; data1~113 ; dataout[1]$latch ; cs ; cs ; None ; None ; 5.126 ns ;
; N/A ; 139.57 MHz ( period = 7.165 ns ) ; data1~177 ; dataout[1]$latch ; cs ; cs ; None ; None ; 5.492 ns ;
; N/A ; 139.86 MHz ( period = 7.150 ns ) ; data1~191 ; dataout[15]$latch ; cs ; cs ; None ; None ; 4.789 ns ;
; N/A ; 140.04 MHz ( period = 7.141 ns ) ; data1~209 ; dataout[1]$latch ; cs ; cs ; None ; None ; 7.656 ns ;
; N/A ; 141.06 MHz ( period = 7.089 ns ) ; data1~96 ; dataout[0]$latch ; cs ; cs ; None ; None ; 5.562 ns ;
; N/A ; 142.49 MHz ( period = 7.018 ns ) ; data1~98 ; dataout[2]$latch ; cs ; cs ; None ; None ; 5.507 ns ;
; N/A ; 142.55 MHz ( period = 7.015 ns ) ; data1~196 ; dataout[4]$latch ; cs ; cs ; None ; None ; 4.847 ns ;
; N/A ; 143.62 MHz ( period = 6.963 ns ) ; data1~197 ; dataout[5]$latch ; cs ; cs ; None ; None ; 4.754 ns ;
; N/A ; 143.78 MHz ( period = 6.955 ns ) ; data1~55 ; dataout[7]$latch ; cs ; cs ; None ; None ; 6.428 ns ;
; N/A ; 144.74 MHz ( period = 6.909 ns ) ; data1~205 ; dataout[13]$latch ; cs ; cs ; None ; None ; 4.720 ns ;
; N/A ; 145.07 MHz ( period = 6.893 ns ) ; data1~233 ; dataout[9]$latch ; cs ; cs ; None ; None ; 6.889 ns ;
; N/A ; 145.10 MHz ( period = 6.892 ns ) ; data1~60 ; dataout[12]$latch ; cs ; cs ; None ; None ; 6.559 ns ;
; N/A ; 145.20 MHz ( period = 6.887 ns ) ; data1~185 ; dataout[9]$latch ; cs ; cs ; None ; None ; 4.471 ns ;
; N/A ; 145.29 MHz ( period = 6.883 ns ) ; data1~203 ; dataout[11]$latch ; cs ; cs ; None ; None ; 4.803 ns ;
; N/A ; 145.48 MHz ( period = 6.874 ns ) ; data1~169 ; dataout[9]$latch ; cs ; cs ; None ; None ; 6.910 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -