⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sram_2.map.rpt

📁 8x8DCT verilog code 一次輸入8個點
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; db/altsyncram_eui2.tdf           ; yes             ; Auto-Generated Megafunction  ; D:/41/SRAM_2/db/altsyncram_eui2.tdf                                     ;
; db/altsyncram_p4l1.tdf           ; yes             ; Auto-Generated Megafunction  ; D:/41/SRAM_2/db/altsyncram_p4l1.tdf                                     ;
; db/cntr_8nh.tdf                  ; yes             ; Auto-Generated Megafunction  ; D:/41/SRAM_2/db/cntr_8nh.tdf                                            ;
; db/cntr_7gi.tdf                  ; yes             ; Auto-Generated Megafunction  ; D:/41/SRAM_2/db/cntr_7gi.tdf                                            ;
; sld_rom_sr.vhd                   ; yes             ; Encrypted Megafunction       ; c:/altera/71/quartus/libraries/megafunctions/sld_rom_sr.vhd             ;
; sld_hub.vhd                      ; yes             ; Encrypted Megafunction       ; c:/altera/71/quartus/libraries/megafunctions/sld_hub.vhd                ;
; lpm_decode.tdf                   ; yes             ; Megafunction                 ; c:/altera/71/quartus/libraries/megafunctions/lpm_decode.tdf             ;
; declut.inc                       ; yes             ; Megafunction                 ; c:/altera/71/quartus/libraries/megafunctions/declut.inc                 ;
; db/decode_aoi.tdf                ; yes             ; Auto-Generated Megafunction  ; D:/41/SRAM_2/db/decode_aoi.tdf                                          ;
; sld_dffex.vhd                    ; yes             ; Encrypted Megafunction       ; c:/altera/71/quartus/libraries/megafunctions/sld_dffex.vhd              ;
+----------------------------------+-----------------+------------------------------+-------------------------------------------------------------------------+


+------------------------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary                            ;
+---------------------------------------------+--------------------------+
; Resource                                    ; Usage                    ;
+---------------------------------------------+--------------------------+
; Estimated Total logic elements              ; 995                      ;
;                                             ;                          ;
; Total combinational functions               ; 605                      ;
; Logic element usage by number of LUT inputs ;                          ;
;     -- 4 input functions                    ; 345                      ;
;     -- 3 input functions                    ; 129                      ;
;     -- <=2 input functions                  ; 131                      ;
;                                             ;                          ;
; Logic elements by mode                      ;                          ;
;     -- normal mode                          ; 517                      ;
;     -- arithmetic mode                      ; 88                       ;
;                                             ;                          ;
; Total registers                             ; 995                      ;
;     -- Dedicated logic registers            ; 995                      ;
;     -- I/O registers                        ; 0                        ;
;                                             ;                          ;
; I/O pins                                    ; 137                      ;
; Total memory bits                           ; 344064                   ;
; Total PLLs                                  ; 1                        ;
; Maximum fan-out node                        ; altera_internal_jtag~TDO ;
; Maximum fan-out                             ; 585                      ;
; Total fan-out                               ; 7601                     ;
; Average fan-out                             ; 4.17                     ;
+---------------------------------------------+--------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     ;
+------------------------------------------------------------------------------------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                                                                           ; LC Combinationals ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name                                                                                                                                                                                                                                                                                   ; Library Name ;
+------------------------------------------------------------------------------------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; |SRAM_2                                                                                              ; 605 (91)          ; 995 (114)    ; 344064      ; 0            ; 0       ; 0         ; 137  ; 0            ; |SRAM_2                                                                                                                                                                                                                                                                                               ; work         ;
;    |CLK_10MHZ:M1|                                                                                    ; 0 (0)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|CLK_10MHZ:M1                                                                                                                                                                                                                                                                                  ; work         ;
;       |altpll:altpll_component|                                                                      ; 0 (0)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|CLK_10MHZ:M1|altpll:altpll_component                                                                                                                                                                                                                                                          ; work         ;
;    |sld_hub:sld_hub_inst|                                                                            ; 92 (44)           ; 73 (7)       ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst                                                                                                                                                                                                                                                                          ; work         ;
;       |lpm_decode:instruction_decoder|                                                               ; 5 (0)             ; 5 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                                                                                                                                                           ; work         ;
;          |decode_aoi:auto_generated|                                                                 ; 5 (5)             ; 5 (5)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_aoi:auto_generated                                                                                                                                                                                                                 ; work         ;
;       |lpm_shiftreg:jtag_ir_register|                                                                ; 0 (0)             ; 10 (10)      ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                                                                                                                                                            ; work         ;
;       |sld_dffex:BROADCAST|                                                                          ; 1 (1)             ; 1 (1)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                                                                                                                                                                      ; work         ;
;       |sld_dffex:IRF_ENA_0|                                                                          ; 1 (1)             ; 1 (1)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                                                                                                                                                                      ; work         ;
;       |sld_dffex:IRF_ENA|                                                                            ; 0 (0)             ; 1 (1)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                                                                                                                                                        ; work         ;
;       |sld_dffex:IRSR|                                                                               ; 4 (4)             ; 9 (9)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                                                                                                                                                           ; work         ;
;       |sld_dffex:RESET|                                                                              ; 1 (1)             ; 1 (1)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|sld_dffex:RESET                                                                                                                                                                                                                                                          ; work         ;
;       |sld_dffex:\GEN_IRF:1:IRF|                                                                     ; 0 (0)             ; 5 (5)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |SRAM_2|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF                                                                                                                                                                                                                                                 ; work         ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -