⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dianzhen.fit.rpt

📁 基于FPGA的8*8点阵控制
💻 RPT
📖 第 1 页 / 共 5 页
字号:

+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; 3.3-V LVTTL         ; 10 pF ; Not Available                      ;
; 3.3-V LVCMOS        ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 10 pF ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                     ;
+-------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                               ; Library Name ;
+-------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------------------------------------------------------------------+--------------+
; |dianzhen                                 ; 360 (0)     ; 43           ; 0           ; 0    ; 10   ; 0            ; 317 (0)      ; 10 (0)            ; 33 (0)           ; 35 (0)          ; 0 (0)      ; |dianzhen                                                                         ; work         ;
;    |counter:inst1|                        ; 3 (0)       ; 3            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (0)            ; 3 (0)           ; 0 (0)      ; |dianzhen|counter:inst1                                                           ; work         ;
;       |lpm_counter:lpm_counter_component| ; 3 (0)       ; 3            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (0)            ; 3 (0)           ; 0 (0)      ; |dianzhen|counter:inst1|lpm_counter:lpm_counter_component                         ; work         ;
;          |cntr_peh:auto_generated|        ; 3 (3)       ; 3            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 3 (3)            ; 3 (3)           ; 0 (0)      ; |dianzhen|counter:inst1|lpm_counter:lpm_counter_component|cntr_peh:auto_generated ; work         ;
;    |counter:inst|                         ; 16 (0)      ; 16           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (0)           ; 16 (0)          ; 0 (0)      ; |dianzhen|counter:inst                                                            ; work         ;
;       |lpm_counter:lpm_counter_component| ; 16 (0)      ; 16           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (0)           ; 16 (0)          ; 0 (0)      ; |dianzhen|counter:inst|lpm_counter:lpm_counter_component                          ; work         ;
;          |cntr_peh:auto_generated|        ; 16 (16)     ; 16           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (16)          ; 16 (16)         ; 0 (0)      ; |dianzhen|counter:inst|lpm_counter:lpm_counter_component|cntr_peh:auto_generated  ; work         ;
;    |dianzhen_out:inst2|                   ; 341 (341)   ; 24           ; 0           ; 0    ; 0    ; 0            ; 317 (317)    ; 10 (10)           ; 14 (14)          ; 16 (16)         ; 0 (0)      ; |dianzhen|dianzhen_out:inst2                                                      ; work         ;
+-------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-----------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------------------------------------------------+
; Delay Chain Summary                                                                 ;
+------------+----------+---------------+---------------+-----------------------+-----+
; Name       ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+------------+----------+---------------+---------------+-----------------------+-----+
; dianzhen_1 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_2 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_3 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_4 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_5 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_6 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_7 ; Output   ; --            ; --            ; --                    ; --  ;
; dianzhen_8 ; Output   ; --            ; --            ; --                    ; --  ;
; boma_4     ; Input    ; ON            ; ON            ; --                    ; --  ;
; clk        ; Input    ; OFF           ; OFF           ; --                    ; --  ;
+------------+----------+---------------+---------------+-----------------------+-----+


+----------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                       ;
+----------------------------------------+-------------------+---------+
; Source Pin / Fanout                    ; Pad To Core Index ; Setting ;
+----------------------------------------+-------------------+---------+
; boma_4                                 ;                   ;         ;
;      - dianzhen_out:inst2|a~8680       ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[7]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[6]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[9]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[10] ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[11] ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[12] ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[13] ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[1]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[14] ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[15] ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[5]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[4]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[2]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[0]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[3]  ; 0                 ; ON      ;
;      - dianzhen_out:inst2|counter1[8]  ; 0                 ; ON      ;
; clk                                    ;                   ;         ;
+----------------------------------------+-------------------+---------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                                                              ;
+-----------------------------------------------------------------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; Name                                                                              ; Location     ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+-----------------------------------------------------------------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; boma_4                                                                            ; PIN_121      ; 17      ; Clock enable ; no     ; --                   ; --               ;
; clk                                                                               ; PIN_16       ; 16      ; Clock        ; yes    ; Global Clock         ; GCLK2            ;
; counter:inst1|lpm_counter:lpm_counter_component|cntr_peh:auto_generated|safe_q[2] ; LC_X9_Y6_N2  ; 25      ; Clock        ; yes    ; Global Clock         ; GCLK3            ;
; counter:inst|lpm_counter:lpm_counter_component|cntr_peh:auto_generated|safe_q[15] ; LC_X8_Y6_N7  ; 4       ; Clock        ; yes    ; Global Clock         ; GCLK1            ;
; dianzhen_out:inst2|a[7]~8737                                                      ; LC_X18_Y7_N2 ; 8       ; Clock enable ; no     ; --                   ; --               ;
+-----------------------------------------------------------------------------------+--------------+---------+--------------+--------+----------------------+------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                                                                                         ;
+-----------------------------------------------------------------------------------+-------------+---------+----------------------+------------------+
; Name                                                                              ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-----------------------------------------------------------------------------------+-------------+---------+----------------------+------------------+
; clk                                                                               ; PIN_16      ; 16      ; Global Clock         ; GCLK2            ;
; counter:inst1|lpm_counter:lpm_counter_component|cntr_peh:auto_generated|safe_q[2] ; LC_X9_Y6_N2 ; 25      ; Global Clock         ; GCLK3            ;
; counter:inst|lpm_counter:lpm_counter_component|cntr_peh:auto_generated|safe_q[15] ; LC_X8_Y6_N7 ; 4       ; Global Clock         ; GCLK1            ;
+-----------------------------------------------------------------------------------+-------------+---------+----------------------+------------------+


+------------------------------------------+
; Non-Global High Fan-Out Signals          ;
+--------------------------------+---------+
; Name                           ; Fan-Out ;
+--------------------------------+---------+
; dianzhen_out:inst2|Add0~259    ; 45      ;
; dianzhen_out:inst2|Add0~265    ; 42      ;
; dianzhen_out:inst2|Add0~241    ; 37      ;
; dianzhen_out:inst2|Add0~257    ; 36      ;
; dianzhen_out:inst2|Add0~239    ; 34      ;
; dianzhen_out:inst2|Add0~267    ; 33      ;
; dianzhen_out:inst2|Add0~237    ; 33      ;
; dianzhen_out:inst2|Add0~261    ; 28      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -