⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 spi_master.fit.rpt

📁 AN485_CH-MAX II CPLD 中的串行外设接口主机(verilog SPI)
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 58       ; 48         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 59       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 60       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 61       ; 49         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 62       ; 50         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 63       ;            ;          ; VCCINT         ; power  ;              ; 1.8V    ; --         ;                 ; --       ; --           ;
; 64       ; 51         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 65       ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 66       ; 52         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 67       ; 53         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 68       ; 54         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 69       ; 55         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 70       ; 56         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 71       ; 57         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 72       ; 58         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 73       ; 59         ; 2        ; mosi           ; output ; 3.3-V LVTTL  ;         ; Row I/O    ; N               ; no       ; Off          ;
; 74       ; 60         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 75       ; 61         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 76       ; 62         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 77       ; 63         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 78       ; 64         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 79       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ; 65         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 82       ; 66         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 83       ; 67         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 84       ; 68         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 85       ; 69         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 86       ; 70         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 87       ; 71         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 88       ; 72         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 89       ; 73         ; 2        ; ss[6]          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 90       ; 74         ; 2        ; ss[3]          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 91       ; 75         ; 2        ; ss[7]          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 92       ; 76         ; 2        ; miso           ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 95       ; 77         ; 2        ; ss[0]          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 96       ; 78         ; 2        ; ss[2]          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 97       ; 79         ; 2        ; ss[4]          ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 98       ; 80         ; 2        ; addr[1]        ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 99       ; 81         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 100      ; 82         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+
Note: Pin directions (input, output or bidir) are based on device operating in user mode.


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; 3.3-V LVTTL                ; 10 pF ; Not Available          ;
; 3.3-V LVCMOS               ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
; |SPI_Master                ; 68 (68)     ; 57           ; 0          ; 25   ; 0            ; 11 (11)      ; 25 (25)           ; 32 (32)          ; 7 (7)           ; 9 (9)      ; |SPI_Master         ; work         ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------+
; Delay Chain Summary                    ;
+-------------+----------+---------------+
; Name        ; Pin Type ; Pad to Core 0 ;
+-------------+----------+---------------+
; pro_clk     ; Input    ; 0             ;
; CS          ; Input    ; 0             ;
; WR          ; Input    ; 0             ;
; addr[1]     ; Input    ; 0             ;
; addr[0]     ; Input    ; 0             ;
; RD          ; Input    ; 0             ;
; miso        ; Input    ; 1             ;
; mosi        ; Output   ; --            ;
; sclk        ; Output   ; --            ;
; ss[0]       ; Output   ; --            ;
; ss[1]       ; Output   ; --            ;
; ss[2]       ; Output   ; --            ;
; ss[3]       ; Output   ; --            ;
; ss[4]       ; Output   ; --            ;
; ss[5]       ; Output   ; --            ;
; ss[6]       ; Output   ; --            ;
; ss[7]       ; Output   ; --            ;
; data_bus[0] ; Bidir    ; 0             ;
; data_bus[1] ; Bidir    ; 0             ;
; data_bus[2] ; Bidir    ; 0             ;
; data_bus[3] ; Bidir    ; 1             ;
; data_bus[4] ; Bidir    ; 0             ;
; data_bus[5] ; Bidir    ; 1             ;
; data_bus[6] ; Bidir    ; 0             ;
; data_bus[7] ; Bidir    ; 0             ;
+-------------+----------+---------------+


+--------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                      ;
+-----------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+
; Name            ; Location    ; Fan-Out ; Usage                                   ; Global ; Global Resource Used ; Global Line Name ;
+-----------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+
; Decoder0~43     ; LC_X2_Y2_N5 ; 8       ; Clock enable                            ; no     ; --                   ; --               ;
; Mux0            ; LC_X4_Y2_N2 ; 1       ; Clock                                   ; no     ; --                   ; --               ;
; RD              ; PIN_20      ; 9       ; Output enable                           ; no     ; --                   ; --               ;
; always2~1       ; LC_X3_Y3_N3 ; 9       ; Clock                                   ; yes    ; Global Clock         ; GCLK2            ;
; always5~2       ; LC_X2_Y3_N2 ; 8       ; Clock enable                            ; no     ; --                   ; --               ;
; data_out[0]~631 ; LC_X2_Y2_N4 ; 8       ; Clock enable                            ; no     ; --                   ; --               ;
; pro_clk         ; PIN_14      ; 34      ; Clock                                   ; yes    ; Global Clock         ; GCLK1            ;
; sclk~reg0       ; LC_X4_Y3_N2 ; 8       ; Clock                                   ; yes    ; Global Clock         ; GCLK0            ;
; slave_cs        ; LC_X2_Y3_N7 ; 23      ; Async. clear, Clock, Sync. load         ; yes    ; Global Clock         ; GCLK3            ;
; spi_word_send   ; LC_X2_Y3_N2 ; 20      ; Async. clear, Async. load, Clock enable ; no     ; --                   ; --               ;
+-----------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+


+-----------------------------------------------------------------------------+
; Global & Other Fast Signals                                                 ;
+-----------+-------------+---------+----------------------+------------------+
; Name      ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-----------+-------------+---------+----------------------+------------------+
; always2~1 ; LC_X3_Y3_N3 ; 9       ; Global Clock         ; GCLK2            ;
; pro_clk   ; PIN_14      ; 34      ; Global Clock         ; GCLK1            ;
; sclk~reg0 ; LC_X4_Y3_N2 ; 8       ; Global Clock         ; GCLK0            ;
; slave_cs  ; LC_X2_Y3_N7 ; 23      ; Global Clock         ; GCLK3            ;
+-----------+-------------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------------------+------------+
; Name               ; Fan-Out    ;
+--------------------+------------+
; spi_word_send      ; 20         ;
; addr[1]            ; 10         ;
; RD                 ; 9          ;
; data_out[0]~631    ; 8          ;
; always5~2          ; 8          ;
; Decoder0~43        ; 8          ;
; control[6]         ; 7          ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -