⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 alu3.sim.rpt

📁 用verilog语言编写
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; |alu3|Selector6~16                                                   ; |alu3|Selector6~16                                                        ; out0             ;
; |alu3|Selector6~17                                                   ; |alu3|Selector6~17                                                        ; out0             ;
; |alu3|Selector7~11                                                   ; |alu3|Selector7~11                                                        ; out0             ;
; |alu3|Selector7~12                                                   ; |alu3|Selector7~12                                                        ; out0             ;
; |alu3|Selector7~13                                                   ; |alu3|Selector7~13                                                        ; out0             ;
; |alu3|Selector7~14                                                   ; |alu3|Selector7~14                                                        ; out0             ;
; |alu3|Selector7~16                                                   ; |alu3|Selector7~16                                                        ; out0             ;
; |alu3|Decoder0~8                                                     ; |alu3|Decoder0~8                                                          ; out0             ;
; |alu3|Decoder0~9                                                     ; |alu3|Decoder0~9                                                          ; out0             ;
; |alu3|Decoder0~10                                                    ; |alu3|Decoder0~10                                                         ; out0             ;
; |alu3|Decoder0~11                                                    ; |alu3|Decoder0~11                                                         ; out0             ;
; |alu3|Decoder0~12                                                    ; |alu3|Decoder0~12                                                         ; out0             ;
; |alu3|Decoder0~13                                                    ; |alu3|Decoder0~13                                                         ; out0             ;
; |alu3|Decoder0~14                                                    ; |alu3|Decoder0~14                                                         ; out0             ;
; |alu3|Decoder0~15                                                    ; |alu3|Decoder0~15                                                         ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[0]                                ; |alu3|lpm_add_sub:Add2|result_node[0]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[1]                                ; |alu3|lpm_add_sub:Add2|result_node[1]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[2]                                ; |alu3|lpm_add_sub:Add2|result_node[2]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[3]                                ; |alu3|lpm_add_sub:Add2|result_node[3]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[4]                                ; |alu3|lpm_add_sub:Add2|result_node[4]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[5]                                ; |alu3|lpm_add_sub:Add2|result_node[5]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[6]                                ; |alu3|lpm_add_sub:Add2|result_node[6]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|result_node[7]                                ; |alu3|lpm_add_sub:Add2|result_node[7]                                     ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[0]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[0]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[0]~0             ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[0]~0                  ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[0]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[0]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~0                             ; |alu3|lpm_add_sub:Add2|addcore:adder|_~0                                  ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~1                             ; |alu3|lpm_add_sub:Add2|addcore:adder|_~1                                  ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~3                             ; |alu3|lpm_add_sub:Add2|addcore:adder|_~3                                  ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[7]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[7]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[6]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[6]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[5]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[5]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[4]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[4]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[3]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[3]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[2]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[2]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[1]                   ; |alu3|lpm_add_sub:Add2|addcore:adder|datab_node[1]                        ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[7]~25            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[7]~25                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[6]~26            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[6]~26                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[5]~27            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[5]~27                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[4]~28            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[4]~28                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[3]~29            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[3]~29                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[2]~30            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[2]~30                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[1]~31            ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[1]~31                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[7]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[7]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[6]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[6]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[5]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[5]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[4]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[4]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[3]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[3]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[2]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[2]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[1]               ; |alu3|lpm_add_sub:Add2|addcore:adder|unreg_res_node[1]                    ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~28                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~28                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~29                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~29                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~30                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~30                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~31                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~31                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~32                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~32                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~33                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~33                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~34                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~34                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~60                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~60                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~61                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~61                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~62                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~62                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~63                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~63                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~64                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~64                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~65                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~65                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~90                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~90                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~91                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~91                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~92                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~92                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~93                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~93                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~94                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~94                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~95                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~95                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~96                            ; |alu3|lpm_add_sub:Add2|addcore:adder|_~96                                 ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~121                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~121                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~122                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~122                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~123                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~123                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~124                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~124                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~125                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~125                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~126                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~126                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|_~127                           ; |alu3|lpm_add_sub:Add2|addcore:adder|_~127                                ; out0             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[7] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[7] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[6] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[6]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[6] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[6] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[5] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[5]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[5] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[5] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[4] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[4]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[4] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[4] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[3] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[3]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[3] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[3] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[2] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[2]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[2] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[2] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[1] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[1]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[1] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[1] ; sout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[0] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[0]      ; cout             ;
; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cout[0] ; |alu3|lpm_add_sub:Add2|addcore:adder|a_csnbuffer:result_node|cs_buffer[0] ; sout             ;
; |alu3|lpm_add_sub:Add1|result_node[0]                                ; |alu3|lpm_add_sub:Add1|result_node[0]                                     ; out0             ;
; |alu3|lpm_add_sub:Add1|result_node[1]                                ; |alu3|lpm_add_sub:Add1|result_node[1]                                     ; out0             ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -