⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sd_top.fit.rpt

📁 8读8写SDRAM verilog 程序
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; sd_add[5]   ; 82    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_add[6]   ; 83    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_add[7]   ; 81    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_add[8]   ; 78    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_add[9]   ; 28    ;  C  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_add[10]  ; 140   ; --  ; 21   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sdram_setup ; 48    ; --  ; 15   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; ch_ack      ; 44    ; --  ; 18   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; dp_wren     ; 117   ; --  ; 6    ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[0]   ; 23    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[1]   ; 138   ; --  ; 20   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[2]   ; 67    ; --  ; 8    ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[3]   ; 128   ; --  ; 13   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[4]   ; 47    ; --  ; 16   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[5]   ; 37    ; --  ; 23   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[6]   ; 70    ; --  ; 5    ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[7]   ; 116   ; --  ; 5    ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[8]   ; 68    ; --  ; 7    ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[9]   ; 137   ; --  ; 19   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[10]  ; 109   ; --  ; 1    ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[11]  ; 18    ;  B  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[12]  ; 36    ; --  ; 24   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[13]  ; 41    ; --  ; 20   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[14]  ; 9     ;  A  ; --   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; sd_dqm[15]  ; 121   ; --  ; 10   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
; rs_ready    ; 141   ; --  ; 22   ; no           ; no                       ; no            ; no             ; no            ; no            ; no         ; no            ; TTL          ;
+-------------+-------+-----+------+--------------+--------------------------+---------------+----------------+---------------+---------------+------------+---------------+--------------+


+------------------------------------+
; All Package Pins                   ;
+-------+-------------+--------------+
; Pin # ; Usage       ; I/O Standard ;
+-------+-------------+--------------+
; 1     ; #TCK        ;              ;
; 2     ; ^CONF_DONE  ;              ;
; 3     ; ^nCEO       ;              ;
; 4     ; #TDO        ;              ;
; 5     ; VCC_IO      ;              ;
; 6     ; VCC_INT     ;              ;
; 7     ; dp_addr[0]  ; TTL          ;
; 8     ; dp_addr[1]  ; TTL          ;
; 9     ; sd_dqm[14]  ; TTL          ;
; 10    ; dp_addr[3]  ; TTL          ;
; 11    ; dp_addr[4]  ; TTL          ;
; 12    ; dp_addr[5]  ; TTL          ;
; 13    ; dp_addr[6]  ; TTL          ;
; 14    ; dp_addr[7]  ; TTL          ;
; 15    ; GND_IO      ;              ;
; 16    ; GND_INT     ;              ;
; 17    ; ch_dqm[15]  ; TTL          ;
; 18    ; sd_dqm[11]  ; TTL          ;
; 19    ; ch_dqm[2]   ; TTL          ;
; 20    ; ch_num[6]   ; TTL          ;
; 21    ; ch_addr[9]  ; TTL          ;
; 22    ; ch_addr[11] ; TTL          ;
; 23    ; sd_dqm[0]   ; TTL          ;
; 24    ; VCC_IO      ;              ;
; 25    ; VCC_INT     ;              ;
; 26    ; ch_addr[17] ; TTL          ;
; 27    ; sd_cas_l    ; TTL          ;
; 28    ; sd_add[9]   ; TTL          ;
; 29    ; sd_ba[1]    ; TTL          ;
; 30    ; sd_we_l     ; TTL          ;
; 31    ; sd_add[4]   ; TTL          ;
; 32    ; sd_add[2]   ; TTL          ;
; 33    ; sd_ras_l    ; TTL          ;
; 34    ; #TMS        ;              ;
; 35    ; ^nSTATUS    ;              ;
; 36    ; sd_dqm[12]  ; TTL          ;
; 37    ; sd_dqm[5]   ; TTL          ;
; 38    ; dp_rden     ; TTL          ;
; 39    ; ch_dqm[7]   ; TTL          ;
; 40    ; GND_IO      ;              ;
; 41    ; sd_dqm[13]  ; TTL          ;
; 42    ; ch_addr[0]  ; TTL          ;
; 43    ; sd_ba[0]    ; TTL          ;
; 44    ; ch_ack      ; TTL          ;
; 45    ; VCC_IO      ;              ;
; 46    ; ch_dqm[5]   ; TTL          ;
; 47    ; sd_dqm[4]   ; TTL          ;
; 48    ; sdram_setup ; TTL          ;
; 49    ; sd_cs0_l    ; TTL          ;
; 50    ; GND_IO      ;              ;
; 51    ; ch_addr[18] ; TTL          ;
; 52    ; VCC_INT     ;              ;
; 53    ; VCC_INT     ;              ;
; 54    ; ch_rw       ; TTL          ;
; 55    ; clk         ; TTL          ;
; 56    ; ch_addr[19] ; TTL          ;
; 57    ; GND_INT     ;              ;
; 58    ; GND_INT     ;              ;
; 59    ; GND*        ;              ;
; 60    ; ch_num[0]   ; TTL          ;
; 61    ; VCC_IO      ;              ;
; 62    ; ch_dqm[0]   ; TTL          ;
; 63    ; ch_dqm[4]   ; TTL          ;
; 64    ; ch_addr[6]  ; TTL          ;
; 65    ; ch_addr[12] ; TTL          ;
; 66    ; GND_IO      ;              ;
; 67    ; sd_dqm[2]   ; TTL          ;
; 68    ; sd_dqm[8]   ; TTL          ;
; 69    ; ch_addr[7]  ; TTL          ;
; 70    ; sd_dqm[6]   ; TTL          ;
; 71    ; VCC_IO      ;              ;
; 72    ; ch_addr[15] ; TTL          ;
; 73    ; ch_addr[16] ; TTL          ;
; 74    ; ^nCONFIG    ;              ;
; 75    ; VCC_INT     ;              ;
; 76    ; ^MSEL1      ;              ;
; 77    ; ^MSEL0      ;              ;
; 78    ; sd_add[8]   ; TTL          ;
; 79    ; sd_add[0]   ; TTL          ;
; 80    ; sd_add[3]   ; TTL          ;
; 81    ; sd_add[7]   ; TTL          ;
; 82    ; sd_add[5]   ; TTL          ;
; 83    ; sd_add[6]   ; TTL          ;
; 84    ; GND_INT     ;              ;
; 85    ; GND_IO      ;              ;
; 86    ; ch_num[3]   ; TTL          ;
; 87    ; ch_addr[4]  ; TTL          ;
; 88    ; ch_addr[10] ; TTL          ;
; 89    ; ch_addr[1]  ; TTL          ;
; 90    ; sd_cke      ; TTL          ;
; 91    ; ch_addr[5]  ; TTL          ;
; 92    ; ch_dqm[12]  ; TTL          ;
; 93    ; VCC_INT     ;              ;
; 94    ; VCC_IO      ;              ;
; 95    ; ch_dqm[8]   ; TTL          ;
; 96    ; ch_num[1]   ; TTL          ;
; 97    ; ch_dqm[10]  ; TTL          ;
; 98    ; ch_dqm[1]   ; TTL          ;
; 99    ; GND*        ;              ;
; 100   ; dp_addr[2]  ; TTL          ;
; 101   ; ch_addr[2]  ; TTL          ;
; 102   ; GND*        ;              ;
; 103   ; GND_INT     ;              ;
; 104   ; GND_IO      ;              ;
; 105   ; #TDI        ;              ;
; 106   ; ^nCE        ;              ;
; 107   ; ^DCLK       ;              ;
; 108   ; ^DATA0      ;              ;
; 109   ; sd_dqm[10]  ; TTL          ;
; 110   ; GND*        ;              ;
; 111   ; sd_add[1]   ; TTL          ;
; 112   ; ch_addr[14] ; TTL          ;
; 113   ; ch_dqm[3]   ; TTL          ;
; 114   ; ch_dqm[14]  ; TTL          ;
; 115   ; VCC_IO      ;              ;
; 116   ; sd_dqm[7]   ; TTL          ;
; 117   ; dp_wren     ; TTL          ;
; 118   ; ch_dqm[6]   ; TTL          ;
; 119   ; ch_addr[8]  ; TTL          ;
; 120   ; ch_num[7]   ; TTL          ;
; 121   ; sd_dqm[15]  ; TTL          ;
; 122   ; ch_num[4]   ; TTL          ;
; 123   ; VCC_INT     ;              ;
; 124   ; ch_req      ; TTL          ;
; 125   ; ch_addr[20] ; TTL          ;
; 126   ; rst_l       ; TTL          ;
; 127   ; GND_INT     ;              ;
; 128   ; sd_dqm[3]   ; TTL          ;
; 129   ; GND_IO      ;              ;
; 130   ; ch_addr[13] ; TTL          ;
; 131   ; ch_addr[3]  ; TTL          ;
; 132   ; ch_dqm[11]  ; TTL          ;
; 133   ; GND*        ;              ;
; 134   ; VCC_IO      ;              ;
; 135   ; ch_dqm[9]   ; TTL          ;
; 136   ; sdram_en    ; TTL          ;
; 137   ; sd_dqm[9]   ; TTL          ;
; 138   ; sd_dqm[1]   ; TTL          ;
; 139   ; GND_IO      ;              ;
; 140   ; sd_add[10]  ; TTL          ;
; 141   ; rs_ready    ; TTL          ;
; 142   ; ch_num[2]   ; TTL          ;
; 143   ; ch_dqm[13]  ; TTL          ;
; 144   ; ch_num[5]   ; TTL          ;
+-------+-------------+--------------+


+----------------------------------------------------------------------+
; Control Signals                                                      ;
+-------+-------+---------+-----------------------------+--------------+
; Name  ; Pin # ; Fan-Out ; Usage                       ; Global Usage ;
+-------+-------+---------+-----------------------------+--------------+
; clk   ; 55    ; 74      ; Clock                       ; Pin          ;
; rst_l ; 126   ; 49      ; Async. clear / Clock enable ; Pin          ;
+-------+-------+---------+-----------------------------+--------------+


+----------------------------------------+
; Global & Other Fast Signals            ;
+-------------+-------+---------+--------+
; Name        ; Pin # ; Fan-Out ; Global ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -