📄 top.fit.rpt
字号:
+----------------------------+-----------------+
; 0 - 14 ; 47 ;
; 15 - 29 ; 3 ;
; 30 - 44 ; 0 ;
; 45 - 59 ; 0 ;
; 60 - 74 ; 0 ;
; 75 - 89 ; 0 ;
; 90 - 104 ; 0 ;
; 105 - 119 ; 0 ;
; 120 - 134 ; 1 ;
; 135 - 149 ; 1 ;
+----------------------------+-----------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; MegaLAB Usage Summary ;
+--------------+---------------------+----------------------+-------------------------------------+--------------------------------------+----------------------------------+-----------------------------------+--------+---------+--------------------+---------------------------+-----------------+
; MegaLAB Name ; Total Cells ; MegaLAB Interconnect ; Column Fast Interconnect Driving In ; Column Fast Interconnect Driving Out ; Row Fast Interconnect Driving In ; Row Fast Interconnect Driving Out ; Fan-In ; Fan-Out ; Local Interconnect ; LAB External Interconnect ; Control Signals ;
+--------------+---------------------+----------------------+-------------------------------------+--------------------------------------+----------------------------------+-----------------------------------+--------+---------+--------------------+---------------------------+-----------------+
; A1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; A2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; B1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; B2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; C1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; C2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; D1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; D2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; E1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; E2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; F1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; F2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; G1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; G2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; H1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; H2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; I1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; I2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; J1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; J2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; K1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; K2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; L1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; L2 ; 148 / 160 ( 92 % ) ; 76 ; 12 ; 10 ; 0 ; 0 ; 15 ; 29 ; 119 ; 143 ; 4 ;
; M1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; M2 ; 21 / 160 ( 13 % ) ; 6 ; 2 ; 5 ; 0 ; 0 ; 3 ; 10 ; 18 ; 9 ; 2 ;
; N1 ; 28 / 160 ( 17 % ) ; 7 ; 1 ; 3 ; 1 ; 0 ; 4 ; 114 ; 26 ; 10 ; 4 ;
; N2 ; 22 / 160 ( 13 % ) ; 8 ; 2 ; 4 ; 0 ; 0 ; 3 ; 4 ; 17 ; 13 ; 2 ;
; O1 ; 1 / 160 ( < 1 % ) ; 3 ; 1 ; 0 ; 2 ; 1 ; 4 ; 49 ; 1 ; 3 ; 3 ;
; O2 ; 36 / 160 ( 22 % ) ; 14 ; 3 ; 4 ; 2 ; 1 ; 6 ; 6 ; 31 ; 20 ; 4 ;
; P1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; P2 ; 34 / 160 ( 21 % ) ; 9 ; 2 ; 4 ; 1 ; 0 ; 9 ; 26 ; 32 ; 14 ; 4 ;
; Q1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; Q2 ; 32 / 160 ( 20 % ) ; 16 ; 5 ; 6 ; 2 ; 0 ; 8 ; 24 ; 29 ; 25 ; 5 ;
; R1 ; 0 / 160 ( 0 % ) ; 1 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ;
; R2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; S1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; S2 ; 111 / 160 ( 69 % ) ; 79 ; 32 ; 15 ; 4 ; 0 ; 38 ; 68 ; 89 ; 120 ; 6 ;
; T1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; T2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; U1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; U2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; V1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; V2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; W1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; W2 ; 41 / 160 ( 25 % ) ; 12 ; 2 ; 8 ; 0 ; 0 ; 3 ; 8 ; 30 ; 25 ; 2 ;
; X1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; X2 ; 18 / 160 ( 11 % ) ; 7 ; 1 ; 1 ; 0 ; 0 ; 2 ; 10 ; 15 ; 8 ; 2 ;
; Y1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; Y2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; Z1 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; Z2 ; 0 / 160 ( 0 % ) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
+--------------+---------------------+----------------------+-------------------------------------+--------------------------------------+----------------------------------+-----------------------------------+--------+---------+--------------------+---------------------------+-----------------+
+--------------------------------------------------------------------------------+
; Row Interconnect ;
+-------+------------------------+----------------------+------------------------+
; Row ; Interconnect Available ; Interconnect Used ; Half Interconnect Used ;
+-------+------------------------+----------------------+------------------------+
; A ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; B ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; C ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; D ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; E ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; F ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; G ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; H ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; I ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; J ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; K ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; L ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; M ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; N ; 100 ; 1 / 100 ( 1 % ) ; 0 / 200 ( 0 % ) ;
; O ; 100 ; 4 / 100 ( 4 % ) ; 0 / 200 ( 0 % ) ;
; P ; 100 ; 1 / 100 ( 1 % ) ; 0 / 200 ( 0 % ) ;
; Q ; 100 ; 2 / 100 ( 2 % ) ; 0 / 200 ( 0 % ) ;
; R ; 100 ; 1 / 100 ( 1 % ) ; 0 / 200 ( 0 % ) ;
; S ; 100 ; 4 / 100 ( 4 % ) ; 0 / 200 ( 0 % ) ;
; T ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; U ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; V ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; W ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; X ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; Y ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; Z ; 100 ; 0 / 100 ( 0 % ) ; 0 / 200 ( 0 % ) ;
; Total ; 2600 ; 13 / 2600 ( < 1 % ) ; 0 / 5200 ( 0 % ) ;
+-------+------------------------+----------------------+------------------------+
+----------------------------------------------------------------------------------------------+
; LAB Column Interconnect ;
+--------------+------+------------------------+----------------------+------------------------+
; MegaLAB Col. ; Col. ; Interconnect Available ; Interconnect Used ; Half Interconnect Used ;
+--------------+------+------------------------+----------------------+------------------------+
; 1 ; 1 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 2 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 3 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 4 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 5 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 6 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 7 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 8 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 9 ; 80 ; 0 / 80 ( 0 % ) ; 2 / 160 ( 1 % ) ;
; 1 ; 10 ; 80 ; 0 / 80 ( 0 % ) ; 1 / 160 ( < 1 % ) ;
; 1 ; 11 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 12 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 13 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 14 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 1 ; 15 ; 80 ; 0 / 80 ( 0 % ) ; 1 / 160 ( < 1 % ) ;
; 1 ; 16 ; 80 ; 0 / 80 ( 0 % ) ; 2 / 160 ( 1 % ) ;
; 1 ; 17 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 2 ; 1 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 2 ; 2 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 2 ; 3 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 2 ; 4 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 2 ; 5 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; 2 ; 6 ; 80 ; 0 / 80 ( 0 % ) ; 3 / 160 ( 1 % ) ;
; 2 ; 7 ; 80 ; 1 / 80 ( 1 % ) ; 6 / 160 ( 3 % ) ;
; 2 ; 8 ; 80 ; 0 / 80 ( 0 % ) ; 4 / 160 ( 2 % ) ;
; 2 ; 9 ; 80 ; 1 / 80 ( 1 % ) ; 4 / 160 ( 2 % ) ;
; 2 ; 10 ; 80 ; 3 / 80 ( 3 % ) ; 1 / 160 ( < 1 % ) ;
; 2 ; 11 ; 80 ; 2 / 80 ( 2 % ) ; 10 / 160 ( 6 % ) ;
; 2 ; 12 ; 80 ; 1 / 80 ( 1 % ) ; 1 / 160 ( < 1 % ) ;
; 2 ; 13 ; 80 ; 7 / 80 ( 8 % ) ; 4 / 160 ( 2 % ) ;
; 2 ; 14 ; 80 ; 1 / 80 ( 1 % ) ; 1 / 160 ( < 1 % ) ;
; 2 ; 15 ; 80 ; 0 / 80 ( 0 % ) ; 3 / 160 ( 1 % ) ;
; 2 ; 16 ; 80 ; 0 / 80 ( 0 % ) ; 5 / 160 ( 3 % ) ;
; 2 ; 17 ; 80 ; 0 / 80 ( 0 % ) ; 0 / 160 ( 0 % ) ;
; Total ; ; 2720 ; 16 / 2720 ( < 1 % ) ; 48 / 5440 ( < 1 % ) ;
+--------------+------+------------------------+----------------------+------------------------+
+-----------------------------------------------------------------------------+
; ESB Column Interconnect ;
+-------+------------------------+-------------------+------------------------+
; Col. ; Interconnect Available ; Interconnect Used ; Half Interconnect Used ;
+-------+------------------------+-------------------+------------------------+
; 0 ; 128 ; 0 / 128 ( 0 % ) ; 0 / 256 ( 0 % ) ;
; 1 ; 128 ; 0 / 128 ( 0 % ) ; 0 / 256 ( 0 % ) ;
; Total ; 256 ; 0 / 256 ( 0 % ) ; 0 / 512 ( 0 % ) ;
+-------+------------------------+-------------------+------------------------+
+------------------------------------------------------+
; Fitter Resource Usage Summary ;
+--------------------------------+---------------------+
; Resource ; Usage ;
+--------------------------------+---------------------+
; Registers ; 192 / 8,320 ( 2 % ) ;
; Logic elements in carry chains ; 89 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 9 / 376 ( 2 % ) ;
; -- Clock pins ; 1 / 4 ( 25 % ) ;
; -- Dedicated input pins ; 0 / 4 ( 0 % ) ;
; Global signals ; 4 ;
; ESBs ; 0 / 52 ( 0 % ) ;
; Macrocells ; 0 / 832 ( 0 % ) ;
; ESB pterm bits used ; 0 / 106,496 ( 0 % ) ;
; ESB CAM bits used ; 0 / 106,496 ( 0 % ) ;
; Total memory bits ; 0 / 106,496 ( 0 % ) ;
; Total RAM block bits ; 0 / 106,496 ( 0 % ) ;
; FastRow interconnects ; 0 / 120 ( 0 % ) ;
; PLLs ; 0 / 2 ( 0 % ) ;
; Maximum fan-out node ; reset ;
; Maximum fan-out ; 189 ;
; Total fan-out ; 1905 ;
; Average fan-out ; 3.80 ;
+--------------------------------+---------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -