⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 main.fit.rpt

📁 Altera epm240 的ufm调用。
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 92       ; 76         ; 2        ; segment[4]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 95       ; 77         ; 2        ; segment[5]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 96       ; 78         ; 2        ; segment[6]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 97       ; 79         ; 2        ; segment[7]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 98       ; 80         ; 2        ; dig            ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 99       ; 81         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 100      ; 82         ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                               ;
+-------------------------------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------+
; Compilation Hierarchy Node                                        ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                     ;
+-------------------------------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------+
; |MAIN                                                             ; 84 (28)     ; 66           ; 1          ; 18   ; 0            ; 18 (3)       ; 25 (0)            ; 41 (25)          ; 30 (25)         ; |MAIN                                                                   ;
;    |UFM:ufm|                                                      ; 56 (0)      ; 41           ; 1          ; 0    ; 0            ; 15 (0)       ; 25 (0)            ; 16 (0)           ; 5 (0)           ; |MAIN|UFM:ufm                                                           ;
;       |UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component| ; 56 (56)     ; 41           ; 1          ; 0    ; 0            ; 15 (15)      ; 25 (25)           ; 16 (16)          ; 5 (5)           ; |MAIN|UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component ;
+-------------------------------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------+
; Delay Chain Summary                   ;
+------------+----------+---------------+
; Name       ; Pin Type ; Pad to Core 0 ;
+------------+----------+---------------+
; ds_        ; Input    ; 0             ;
; ps_        ; Input    ; 0             ;
; clkOSC     ; Input    ; 0             ;
; clkDSP     ; Input    ; 0             ;
; sel        ; Input    ; 0             ;
; reset_     ; Input    ; 0             ;
; csRam_     ; Output   ; --            ;
; segment[0] ; Output   ; --            ;
; segment[1] ; Output   ; --            ;
; segment[2] ; Output   ; --            ;
; segment[3] ; Output   ; --            ;
; segment[4] ; Output   ; --            ;
; segment[5] ; Output   ; --            ;
; segment[6] ; Output   ; --            ;
; segment[7] ; Output   ; --            ;
; dig        ; Output   ; --            ;
; dv         ; Output   ; --            ;
; clkOut     ; Output   ; --            ;
+------------+----------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                                                                        ;
+---------------------------------------------------------------------------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; Name                                                                                        ; Location     ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+---------------------------------------------------------------------------------------------+--------------+---------+--------------+--------+----------------------+------------------+
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|data_valid_en             ; LC_X4_Y2_N2  ; 3       ; Clock enable ; no     ; --                   ; --               ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe4                     ; LC_X4_Y2_N6  ; 16      ; Clock enable ; no     ; --                   ; --               ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|in_read_drclk~138         ; LC_X4_Y2_N4  ; 17      ; Clock enable ; no     ; --                   ; --               ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|start_op                  ; LC_X4_Y2_N9  ; 1       ; Clock enable ; no     ; --                   ; --               ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|ufm_arshft                ; LC_X4_Y2_N3  ; 5       ; Clock enable ; no     ; --                   ; --               ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_dffe11a_ENA[7]       ; LC_X4_Y4_N8  ; 8       ; Clock enable ; no     ; --                   ; --               ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_maxii_ufm_block1_osc ; UFM_X0_Y1_N4 ; 42      ; Clock        ; yes    ; Global clock         ; GCLK3            ;
; clk~7                                                                                       ; LC_X5_Y3_N2  ; 25      ; Clock        ; yes    ; Global clock         ; GCLK2            ;
; reset_                                                                                      ; PIN_42       ; 25      ; Async. clear ; yes    ; Global clock         ; GCLK1            ;
+---------------------------------------------------------------------------------------------+--------------+---------+--------------+--------+----------------------+------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                                                                                                    ;
+---------------------------------------------------------------------------------------------+--------------+---------+----------------------+------------------+
; Name                                                                                        ; Location     ; Fan-Out ; Global Resource Used ; Global Line Name ;
+---------------------------------------------------------------------------------------------+--------------+---------+----------------------+------------------+
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_maxii_ufm_block1_osc ; UFM_X0_Y1_N4 ; 42      ; Global clock         ; GCLK3            ;
; clk~7                                                                                       ; LC_X5_Y3_N2  ; 25      ; Global clock         ; GCLK2            ;
; reset_                                                                                      ; PIN_42       ; 25      ; Global clock         ; GCLK1            ;
+---------------------------------------------------------------------------------------------+--------------+---------+----------------------+------------------+


+-----------------------------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals                                                                           ;
+-------------------------------------------------------------------------------------------------+---------+
; Name                                                                                            ; Fan-Out ;
+-------------------------------------------------------------------------------------------------+---------+
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|in_read_drclk~138             ; 17      ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe4                         ; 16      ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_cntr6_q_int[4]           ; 13      ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_dffe11a_ENA[7]           ; 8       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_cntr6_q_int[3]           ; 7       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_cntr6_q_int[1]           ; 6       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|tmp_data_valid2~21            ; 6       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|ufm_arshft                    ; 5       ;
; timer[1]~268                                                                                    ; 5       ;
; timer[6]~248                                                                                    ; 5       ;
; timer[11]~228                                                                                   ; 5       ;
; timer[16]~208                                                                                   ; 5       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_cntr6_q_int[2]           ; 5       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|add_load~88                   ; 4       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_cntr6_q_int[0]           ; 4       ;
; timer[21]~188                                                                                   ; 3       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|data_valid_en                 ; 3       ;
; timer[24]                                                                                       ; 3       ;
; timer[21]                                                                                       ; 2       ;
; timer[22]                                                                                       ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_cntr6_q_int[2]~262       ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|mux_nread~159                 ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe5                         ; 2       ;
; timer[23]                                                                                       ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a14[0]                  ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a13[0]                  ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a12[0]                  ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a11[0]                  ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a10[0]                  ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a9[0]                   ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|dffe10a8[0]                   ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|add_load~87                   ; 2       ;
; UFM:ufm|UFM_altufm_parallel_nqi:UFM_altufm_parallel_nqi_component|wire_maxii_ufm_block1_bgpbusy ; 2       ;
; sel                                                                                             ; 1       ;
; clkDSP                                                                                          ; 1       ;
; clkOSC                                                                                          ; 1       ;
; ps_                                                                                             ; 1       ;
; ds_                                                                                             ; 1       ;
; ~GND                                                                                            ; 1       ;
; timer[0]~272COUT1_276                                                                           ; 1       ;
; timer[0]~272                                                                                    ; 1       ;
; timer[0]                                                                                        ; 1       ;
; timer[1]                                                                                        ; 1       ;
; timer[2]~264COUT1_277                                                                           ; 1       ;
; timer[2]~264                                                                                    ; 1       ;
; timer[2]                                                                                        ; 1       ;
; timer[3]~260COUT1_278                                                                           ; 1       ;
; timer[3]~260                                                                                    ; 1       ;
; timer[3]                                                                                        ; 1       ;
; timer[4]~256COUT1_279                                                                           ; 1       ;
+-------------------------------------------------------------------------------------------------+---------+


+------------------------------------------------+
; Interconnect Usage Summary                     ;
+----------------------------+-------------------+
; Interconnect Resource Type ; Usage             ;
+----------------------------+-------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -