⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 phase_detector_top.fit.rpt

📁 使用virlog语言编写的一个 锁相环的程序。可直接在cpld中应用。
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 55       ; 45         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 56       ; 46         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 57       ; 47         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 58       ; 48         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 59       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 60       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 61       ; 49         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 62       ; 50         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 63       ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 64       ; 51         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 65       ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 66       ; 52         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 67       ; 53         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 68       ; 54         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 69       ; 55         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 70       ; 56         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 71       ; 57         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 72       ; 58         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 73       ; 59         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 74       ; 60         ; 2        ; q_10m          ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 75       ; 61         ; 2        ; q_13_75m       ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 76       ; 62         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 77       ; 63         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 78       ; 64         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 79       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ; 65         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 82       ; 66         ; 2        ; oe             ; input  ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 83       ; 67         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 84       ; 68         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 85       ; 69         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 86       ; 70         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 87       ; 71         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 88       ; 72         ; 2        ; clk_13_75m_out ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 89       ; 73         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 90       ; 74         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 91       ; 75         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 92       ; 76         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 95       ; 77         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 96       ; 78         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 97       ; 79         ; 2        ; txenable_out   ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 98       ; 80         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 99       ; 81         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 100      ; 82         ; 2        ; dpd            ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                     ;
+-----------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------+
; Compilation Hierarchy Node        ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                              ;
+-----------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------+
; |phase_detector_top               ; 40 (4)      ; 26           ; 0          ; 26   ; 0            ; 14 (0)       ; 4 (4)             ; 22 (0)           ; 20 (0)          ; 0 (0)      ; |phase_detector_top                              ;
;    |fq_divider:fq_divider_10m|    ; 16 (16)     ; 11           ; 0          ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 11 (11)          ; 10 (10)         ; 0 (0)      ; |phase_detector_top|fq_divider:fq_divider_10m    ;
;    |fq_divider:fq_divider_13_75m| ; 14 (14)     ; 11           ; 0          ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 11 (11)          ; 10 (10)         ; 0 (0)      ; |phase_detector_top|fq_divider:fq_divider_13_75m ;
;    |phase_detector:pha_dec|       ; 6 (6)       ; 0            ; 0          ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |phase_detector_top|phase_detector:pha_dec       ;
+-----------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------+
; Delay Chain Summary                       ;
+----------------+----------+---------------+
; Name           ; Pin Type ; Pad to Core 0 ;
+----------------+----------+---------------+
; oe             ; Input    ; 0             ;
; txenable_in    ; Input    ; 0             ;
; adreset_fpga   ; Input    ; 0             ;
; clk_10m        ; Input    ; 0             ;
; rst            ; Input    ; 0             ;
; clk_13_75m     ; Input    ; 0             ;
; out_u          ; Output   ; --            ;
; out_d          ; Output   ; --            ;
; txenable_out   ; Output   ; --            ;
; dpd            ; Output   ; --            ;
; adreset        ; Output   ; --            ;
; clk_10m_out    ; Output   ; --            ;
; pll502[0]      ; Output   ; --            ;
; pll502[1]      ; Output   ; --            ;
; pll502[2]      ; Output   ; --            ;
; pll502[3]      ; Output   ; --            ;
; dsp_nrst       ; Output   ; --            ;
; brd_rst_led    ; Output   ; --            ;
; aes_nrst       ; Output   ; --            ;
; db_e1hrrst     ; Output   ; --            ;
; svs_nrst       ; Output   ; --            ;
; flash_nrst     ; Output   ; --            ;
; fpga_rst       ; Output   ; --            ;
; q_10m          ; Output   ; --            ;
; q_13_75m       ; Output   ; --            ;
; clk_13_75m_out ; Output   ; --            ;
+----------------+----------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                                    ;
+--------------------------------------------+-------------+---------+----------------------------+--------+----------------------+------------------+
; Name                                       ; Location    ; Fan-Out ; Usage                      ; Global ; Global Resource Used ; Global Line Name ;
+--------------------------------------------+-------------+---------+----------------------------+--------+----------------------+------------------+
; clk_10m                                    ; PIN_12      ; 16      ; Clock                      ; yes    ; Global clock         ; GCLK0            ;
; clk_13_75m                                 ; PIN_14      ; 12      ; Clock                      ; yes    ; Global clock         ; GCLK1            ;
; fq_divider:fq_divider_10m|cnt~195          ; LC_X4_Y4_N9 ; 10      ; Sync. clear                ; no     ; --                   ; --               ;
; fq_divider:fq_divider_13_75m|LessThan1~174 ; LC_X4_Y3_N0 ; 10      ; Sync. clear                ; no     ; --                   ; --               ;
; rst                                        ; PIN_27      ; 29      ; Async. clear, Clock enable ; yes    ; Global clock         ; GCLK3            ;
+--------------------------------------------+-------------+---------+----------------------------+--------+----------------------+------------------+


+---------------------------------------------------------------------------+
; Global & Other Fast Signals                                               ;
+------------+----------+---------+----------------------+------------------+
; Name       ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------------+----------+---------+----------------------+------------------+
; clk_10m    ; PIN_12   ; 16      ; Global clock         ; GCLK0            ;
; clk_13_75m ; PIN_14   ; 12      ; Global clock         ; GCLK1            ;
; rst        ; PIN_27   ; 29      ; Global clock         ; GCLK3            ;
+------------+----------+---------+----------------------+------------------+


+------------------------------------------------------------+
; Non-Global High Fan-Out Signals                            ;
+--------------------------------------------------+---------+
; Name                                             ; Fan-Out ;
+--------------------------------------------------+---------+
; fq_divider:fq_divider_13_75m|LessThan1~174       ; 10      ;
; fq_divider:fq_divider_10m|cnt~195                ; 10      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -