📄 cnt_24.pin
字号:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (2.5V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
------------------------------------------------------------------------------
Quartus II Version 5.0 Build 148 04/26/2005 SJ Web Edition
CHIP "cnt_24" ASSIGNED TO AN: EP1K30TC144-3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
TCK : 1 : input : : : :
CONF_DONE : 2 : bidir : : : :
nCEO : 3 : output : : : :
TDO : 4 : output : : : :
VCC_IO : 5 : power : : 3.3V : :
GND_INT : 6 : gnd : : : :
GND* : 7 : : : : :
en : 8 : input : LVTTL/LVCMOS : : : Y
rst : 9 : input : LVTTL/LVCMOS : : : Y
GND* : 10 : : : : :
GND* : 11 : : : : :
q2h[1] : 12 : output : LVTTL/LVCMOS : : : N
q2h[2] : 13 : output : LVTTL/LVCMOS : : : N
GND* : 14 : : : : :
GND_INT : 15 : gnd : : : :
VCC_INT : 16 : power : : 2.5V : :
GND* : 17 : : : : :
q2h[0] : 18 : output : LVTTL/LVCMOS : : : N
GND* : 19 : : : : :
q3h[3] : 20 : output : LVTTL/LVCMOS : : : N
GND* : 21 : : : : :
GND* : 22 : : : : :
GND* : 23 : : : : :
VCC_IO : 24 : power : : 3.3V : :
GND_INT : 25 : gnd : : : :
GND* : 26 : : : : :
GND* : 27 : : : : :
GND* : 28 : : : : :
GND* : 29 : : : : :
GND* : 30 : : : : :
q3l[2] : 31 : output : LVTTL/LVCMOS : : : N
q1h[3] : 32 : output : LVTTL/LVCMOS : : : N
q3h[0] : 33 : output : LVTTL/LVCMOS : : : N
TMS : 34 : input : : : :
nSTATUS : 35 : bidir : : : :
GND* : 36 : : : : :
GND* : 37 : : : : :
q1l[2] : 38 : output : LVTTL/LVCMOS : : : N
q1l[1] : 39 : output : LVTTL/LVCMOS : : : N
GND_INT : 40 : gnd : : : :
q1h[0] : 41 : output : LVTTL/LVCMOS : : : N
GND* : 42 : : : : :
GND* : 43 : : : : :
GND* : 44 : : : : :
VCC_IO : 45 : power : : 3.3V : :
GND* : 46 : : : : :
q3h[2] : 47 : output : LVTTL/LVCMOS : : : N
GND* : 48 : : : : :
GND* : 49 : : : : :
VCC_INT : 50 : power : : 2.5V : :
q3l[0] : 51 : output : LVTTL/LVCMOS : : : N
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -