EDA卷积码编解码器实现技术
针对某扩频通信系统数据纠错编码的需要, 构造并分析了(2 , 1 , 6) 卷积码编解码器的基本工作原理, 提出了基于MAX +
资源简介:EDA卷积码编解码器实现技术针对某扩频通信系统数据纠错编码的需要, 构造并分析了(2 , 1 , 6) 卷积码编解码器的基本工作原理, 提出了基于MAX +
上传时间: 2013-07-18
上传用户:ynwbosss
资源简介:本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。
上传时间: 2013-06-16
上传用户:zfh920401
资源简介:卷积码编译码器前段时间在学校做通信系统课程设计,选了信道卷积码编译码的课题,但在网上搜遍了也没找到它的MatLab实现,没办法,我只好在图书馆查资料自己解决了。这就是我课程设计论文的论证部分:
上传时间: 2017-01-28
上传用户:evil
资源简介:此源码为在DSP上实现的卷积纠错编解码算法,解码采用维特比VITEBI算法
上传时间: 2015-07-21
上传用户:363186
资源简介:介绍用FPGA设计实现MIL-STD1553B部接口中的曼彻斯特码编解码器
上传时间: 2013-08-30
上传用户:Amygdala
资源简介:利用verilog实现的一个(2,1,2)卷积码的编码器,很有用的哟!
上传时间: 2016-07-08
上传用户:hustfanenze
资源简介:卷积码译码算法改进 实现Conv.(2,1,9)的编码、软判决滑动窗维特比译码,其生成多项式为G0=561(八进制),G1=753(八进制),调制方式为BPSK,信道为AWGN,比较不同的译码深度对译码器性能的影响
上传时间: 2014-01-05
上传用户:wfl_yy
资源简介:viterbi译码算法是一种卷积码的解码算法,本实例用C语言实现Viterbi译码!
上传时间: 2017-04-28
上传用户:pompey
资源简介:基于FPGA的Turbo码编译码器实现基于FPGA的Turbo码编译码器实现
上传时间: 2013-06-13
上传用户:ippler8
资源简介:卷积码编码的VC实现 是一种较好的算法,值得一看呵借鉴的
上传时间: 2014-01-11
上传用户:moerwang
资源简介:卷积码的解码所用到的加比选模块 很有用 可直接引用
上传时间: 2016-10-19
上传用户:源弋弋
资源简介:卷积码的MATLAB的实现,通过MATLAB的平台轻易地实现卷积码的编译。
上传时间: 2013-12-29
上传用户:jeffery
资源简介:matlab实现(2,1,3)卷积码的编码和译码
上传时间: 2016-05-27
上传用户:时空凝滞
资源简介:信道编码采用卷积码,解码使用Viterbi解码。调制给出QPSK、16QAM 两种调制方式,并在AWGN和瑞利信道两种信道模型下传输。
上传时间: 2016-08-09
上传用户:cxl274287265
资源简介:研制发射微小卫星,是我国利用空间技术服务经济建设、造福人类的重要途径。现代微小卫星在短短20年里能取得长足的发展,主要取决于微小卫星自身的一系列特点:重量轻,体积小,成本低,性能高,安全可靠,发射方便、快捷灵活等。在卫星通信系统中,由于传输信...
上传时间: 2013-08-01
上传用户:lili123
资源简介:数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码...
上传时间: 2013-06-24
上传用户:lingduhanya
资源简介:使用该VHDL在仿真软件中实现RSC(递归系统卷积)码的编码以及解码硬件仿真
上传时间: 2013-12-16
上传用户:xuanchangri
资源简介:用matlab实现卷积码的编码与解码过程
上传时间: 2014-01-07
上传用户:franktu
资源简介:给出了由(2 ,1 ,N) 系列卷积码作为母码产生的punctured 卷积码的编码及其Viterbi 译码的 软件实现方法,从而为各种不同码率的卷积码的编、译码给出了一种通用的实现方法,并且为多级 编码分量码的设计提供了条件
上传时间: 2013-11-30
上传用户:zhengzg
资源简介:(2,1,9)卷积编解码器,译码部分采用Vitebi译码算法,设计使用Verilog HDL语言,在Modelsim平台下仿真通过
上传时间: 2013-12-17
上传用户:hphh
资源简介:卷积码的Viterbi解码器,用C编写的。很好用
上传时间: 2013-12-17
上传用户:小宝爱考拉
资源简介:FPGA实现卷积码的功能 是一个卷积码的编译码过程实现
上传时间: 2014-01-18
上传用户:jjj0202
资源简介:matlab 实现卷积码的编译码程序 以及仿真和调试程序 可以使用了94了
上传时间: 2014-01-17
上传用户:ma1301115706
资源简介:随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控...
上传时间: 2013-04-24
上传用户:思琦琦
资源简介:随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作...
上传时间: 2013-05-19
上传用户:吴之波123
资源简介:Huffman编解码器的模拟实现 应用Huffman算法实现模拟编解码器,程序实现对输入的一篇英文文章(以 .txt文件读入),输出Huffman 码流(以 .txt文件输出),最好能实现译码过程。程序语言可以选用C、 VC或C++。
上传时间: 2013-12-25
上传用户:变形金刚
资源简介:卷积码的MATLAB实现,包括编码器和译码器。
上传时间: 2014-12-06
上传用户:franktu
资源简介:该论文讨论如何采用一种串行无逆的Berlekamp-Massey(BM)算法,设计应用于DVB系统中的RS(204,188)信道编码/解码电路,并通过FPGA的验证.RS解码器的设计采用无逆BM算法,并利用串行方式来实现,不仅避免了求逆运算,而且只需用3个有限域乘法器就可以实现,大大的降低...
上传时间: 2013-08-05
上传用户:BOBOniu
资源简介:本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交...
上传时间: 2013-04-24
上传用户:haohaoxuexi
资源简介:数字通信系统中,信道受到多种类型噪声的影响,信息在传输过程中会出现错误。为提高系统传输的可靠性,除了扩展带宽、增加发射功率和降低系统噪声等方法外,纠错编码也是常用技术。在编码过程中,卷积码充分利用了各组之间...
上传时间: 2013-06-27
上传用户:xuanchangri