数字频率计的设计与制作
标签: 数字频率计的设计与制作
上传时间: 2015-04-27
上传用户:whyyiyi
该pdf描述的是简易数字频率计的设计与分析, 希望对设计到数字频率计的朋友有点用处。
上传时间: 2017-07-29
上传用户:ls530720646
0083、一种智能频率计的设计与制作(AVR)proteus仿真+程序资料
标签:
上传时间: 2014-04-09
上传用户:后时代明明
介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
上传时间: 2013-05-22
上传用户:qb1993225
提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入单片机,然后由单片机控制内部计数器分别对待测信号和标准信号同时计数,再经运算处理得到测量结果,可自动量程转换,并由1602ALED显示器实时显示。该设计与传统测频系统相比,具有体积小、成本低、低功耗、精度高等优点,适用于各种测量电路。
上传时间: 2013-10-22
上传用户:erkuizhang
数字频率计是电工电子中常用的测量仪器,数字频率计通过用输入待测信号对一特定长度的信号进行计数,从而得出频率并通过数码管直观的显示出来。本文提出了一种与输入同步的数字频率计的设计,提高了频率计的精度,设计采用Multisim软件进行设计和仿真的过程,介绍了其工作原理,硬件电路设计和仿真的过程。设计采用了Multisim软件进行设计和仿真,设计结果得到的验证。Digital frequency counter is used to measure the frequency of a signal.It is common to use a multivibrator to generate a standard 1 second time base signal and count input signal gated by this signal.However,the asynchronous of this time base signal with input signal will bring errors.In this paper,a high precision frequency counter which use synchronized time base signal generator is proposed.This frequency counter is designed and simulated by Multisim tools and result is verified.
标签: multisim
上传时间: 2022-05-08
上传用户:
基于单片机的数字频率计的设计
上传时间: 2013-06-16
上传用户:eeworm
专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf
上传时间: 2013-07-09
上传用户:nbdedu
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
基于FPGA的直接数字频率合成器的设计与实现.
上传时间: 2013-08-21
上传用户:hphh