奇偶校验器
奇偶校验起的FPGA设计These universal 9-bit parity generators/checkers utilize advanced Schottky high-performance circuitry and feature odd (Σ ODD) and even (...
奇偶校验起的FPGA设计These universal 9-bit parity generators/checkers utilize advanced Schottky high-performance circuitry and feature odd (Σ ODD) and even (...
针对RAM受干扰时其中保存的信息易发生畸变的特点,论述了在单片机应用系统中对片外数据存储器实现奇偶校验的具体方法,对于设计单片机应用系统具有较高的指导作用和参考价值....
奇偶校验码的VERILOG源码,为MODELSIM下的一个工程。有测试文件。...
低密度奇偶校验(LDPC)码是由Gallager于1962年提出的一种基于稀疏校验矩阵的线性分组码,具有逼近香农限的良好译码性能。目前LDPC已被多家通信公司定为第四代移动通信手机中的纠错编码方案,因此LDPC码编译码器的硬件实现已成为纠错编码领域研究的热点问题之一。本文从理论研究和硬件实现两个方面...
实现串口通信中的奇偶校验功能,c语言实现,PowerPC处理器...