虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

rs编解码

  • DVBS2fec短帧编解码matlab全部程序仿真通过

    DVBS2fec短帧,编解码全部程序,包括BCH,LDPC,交织等前向纠错编解码全部程序,仿真通过

    标签: dvbs2fec 解码 matlab

    上传时间: 2022-05-01

    上传用户:qdxqdxqdxqdx

  • 关于曼彻斯特编解码Verilog代码

    关于曼彻斯特编解码Verilog代码,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: 曼彻斯特 编解码 Verilog

    上传时间: 2022-05-22

    上传用户:kent

  • 极化码的编解码研究及仿真

    信道编码技术能够显著改善通信系统的性能,带来编码增益,提高通信系统的容量。一直以来,人们都在寻找一种信道容量可以达到香农极限的编码。2007年,E.Arikan提出了一种名为极化码(Polar Code)的编码技术,在二进制离散无记忆信道条件下,理论上被证明可以达到香农极限,并且编解码具有较低的算法复杂度,成为信道编码史上一个重大突破。极化码作为一种新兴的编码技术,引起了无线通信界广泛的关注,成为编码领域最受瞩目的研究热点之一。本文系统的阐述了极化码,分析了极化码的编解码原理,然后将其与Turbo码、LDPC码进行了仿真比较。首先介绍了信道极化现象(Channel Polarization),然后详细讨论了信道合并(Channel Combining)和信道拆分(Channel Spitting)的过程,以及信道极化的重要特性。接着重点介绍了极化码的编解码构造方法,系统地推导了极化码生成矩阵的形成过程,总结了极化码信息位选取的方法,并深入研究了极化码的错误概率的上下界限。最后,对极化码的编解码进行了仿真实现,探讨了不同的编码块长度、不同的编码速率及不同的迭代次数对极化码性能的影响。并将极化码与Turbo码、LDPC码进行仿真比较,分析了这三种编码的性能以及优缺点。关键词:信道编码、极化码、信道极化现象、sC解码、Turbo码、LDPC码本章中,首先简单地描述了数字通信系统,概述了信息传输过程中具体的信道模型,然后详细回顾了信道编码理论与技术的研究现况和发展历史,以及简要地概述了极化码的发展历程、编解码特点、硬件方面及其应用研究,最后简要概括了本文的主要工作,并给出了全文的详细内容安排。

    标签: 极化码

    上传时间: 2022-06-15

    上传用户:

  • 1553b的编解码源程序 和仿真程序

    1553b的编解码源程序 和仿真程序

    标签: 编码 解码

    上传时间: 2022-06-25

    上传用户:

  • 1553B编解码程序,Verilog描述.rar

    1553B编解码程序,Verilog描述.rar 1553B编解码程序,Verilog描述.rar

    标签: verilog

    上传时间: 2022-06-27

    上传用户:ttalli

  • 使用51单片机进行曼彻斯特编解码,

    使用51单片机进行曼彻斯特编解码,编码程序中有同步头,结束位设置,解码有查找同步头,有效跳变检测等程序,内有proteus仿真原理图.rar

    标签: 51单片机

    上传时间: 2022-06-28

    上传用户:

  • VIP专区-嵌入式/单片机编程源码精选合集系列(97)

    VIP专区-嵌入式/单片机编程源码精选合集系列(97)资源包含以下内容:1. 介绍了Imu器件的模型参数及实验验证研究.2. 介绍IMU器件的试验测试和参数分析.3. DM9000的中文参考资料.4. 一个在通用i2c程序基础上加入自己的修改.5. 本程序是模拟的大习幕点阵的三种刷新效果。程序简单.6. sim卡 读卡教程 SIM 读卡 详细教程.7. T6963c(240*128)液晶驱动(AVR Mega128) C语言.8. *** *** *** *** *** *** *** *** * USB測試程式說明 By hugang, hgx2000@mail.china.com ****************.9. 通过调用DLL文件进行仪器数据采集并进行解析..10. ES6028 Vibratto DVD Processor Data Sheet 很详细的IC各部件的功能详细介绍.11. DS18B20温度传感器应用解析.12. LPC 2300 串口开发;LPC2300是NXP 公司推出的最新的嵌入式芯片;异步串口通讯功能很强;本人写了个测试案例;供大家参考;.13. Back in 2002, the 6502 disappeared out of all catalogues. Wanted to know, if it s possible to buil.14. EEPROM acces under ADS.15. A digital fi‘equeney meter designed with FPGA development software Q-~us 11 is introduced.The 1 Hz—l.16. S3C2440A datasheet.17. rs编解码程序.18. 专业汽车级嵌入式操作系统OSEK的源代码.19. 基于LPC2000系列的USB主机驱动程序,可在此基础上进行USB主机相关的开发.20. 嵌入式TCP/IP协议栈应用主机端程序(VC6源码) 一个专为嵌入式系统编写的小型TCP/IP协议栈TCP/IPLean.21. fft滤波器.22. fat32文件系统的代码.23. 这个是显示时间用的.24. iic commulacation by labview.25. 上载的程序可以用于PIC单片机,也可以用于430单片机,本人原创,到至今还没有发现哪位网友想出这种办法,希望站长能多加分..26. 一个很好的flash程序烧写工具.27. 本人有关PLC测试源码.28. tvp5150数据手册和TI的C文件,对tvp5150驱动开发有帮助.29. 该软件能很好地实现数控机床上的G00.30. SPI简单的数据传输.用单片595传输数据.简单易懂.31. 达芬奇双核开发板TMS320DM644xled的源代码.32. ARM的bootloader程序.33. for displaying led test program.34. 51上通过测试的程序.35. 天下无双、功能最多的Flash!一个文件.36. 基于东进的D161A语音卡的开发平台.37. i2c-test.38. GPRS上网.39. gui关键的几个类的代码.40. 628512在实际电路中的应用图纸,有实际应用的意义..

    标签: 现代无线 通信系统 电波传送

    上传时间: 2013-04-15

    上传用户:eeworm

  • 基于FPGA的RS码编译码器的设计与实现

    研制发射微小卫星,是我国利用空间技术服务经济建设、造福人类的重要途径。现代微小卫星在短短20年里能取得长足的发展,主要取决于微小卫星自身的一系列特点:重量轻,体积小,成本低,性能高,安全可靠,发射方便、快捷灵活等。在卫星通信系统中,由于传输信道的多径和各种噪声的影响,信号在接收端会引起差错,通过信道编码环节,可对这些不可避免的差错进行检测和纠正。 在微小卫星通信链路中,信道编码器的任务是差错控制。本文采用符合空间数据系统咨询委员会CCSDS标准的链接码进行信道编码,即内码为(2,1,6)的卷积码,外码为(255,223)的RS码,中间进行交织操作。其中,里德-索罗蒙码(简称RS码)是一种重要的非二进制BCH码,是分组码中纠错能力最强的纠错码,一次可以纠正多个突发错误,广泛地用于空间通信中。 本文针对南京航空航天大学自行研制的微小卫星通信分系统的技术要求,在用SystemView和C语言仿真的基础上,用硬件描述语言Verilog设计了RS(255,223)编码器和译码器,使用Modelsim软件进行了功能仿真,并通过Xilinx公司的软件ISE对设计进行综合、布局布线,最后生成可下载的比特流文件下载到Xilinx公司的型号为XC3S2000的FPGA芯片中,完成了电路的设计并实现了编码译码的功能,表明本文设计的信道编解码器的正确性和实用性,满足了微小卫星通信分系统的技术要求。

    标签: FPGA RS码 编译码器

    上传时间: 2013-08-01

    上传用户:lili123

  • RS编译码器的设计与FPGA实现

    Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的BM算法,针对改进后的BM算法提出了一种流水线结构的译码器实现方案并改进了该算法的实现结构,在译码器复杂度和译码延时上作了折衷,降低了译码器的复杂度并提高了译码器的最高工作频率。在Xilinx公司的Virtex-Ⅱ系列FPGA上设计实现了RS(255,239)编译码器,证明了该方案的可行性。

    标签: FPGA RS编译码

    上传时间: 2013-06-11

    上传用户:奇奇奔奔

  • RS编译码的FPGA实现

    RS(Reed-Solomon)码是差错控制领域中一类重要的线性分组码,由于其出众的纠错能力,被广泛地应用于各种差错控制系统中,以满足对数据传输通道可靠性的要求。 本文主要研究RS码的编译码方法以及基于FPGA(Field Programmable Gate Array)的RS码的实现方法。对所设计的编码译码器的主要性能指标进行了仿真及实际功能测试,并给出了时序仿真波形图和实际测试的结果。最后对于RS软判决译码器的实现进行试探性的研究。 本文的主要工作有:1)采用现场可编程门阵列(FPGA)实现了 RS 码的编码和译码;2)采用更高效的RiBM算法,不仅减少了逻辑单元(Logic Element)的使用量,而且速度上也得到提高;3)用 VHDL 语言实现RS编码译码,包括伽罗华(Galoias)域内的乘法除法器的设计,伴随式求解电路,关键方程求解电路等;4)对于钱搜索电路的实现进行了改进;5)硬件上用ALrERA公司Cyclone系列的。EP1C20F324C8芯片加以实现。

    标签: FPGA RS编译码

    上传时间: 2013-04-24

    上传用户:qoovoop