用verilog语言编的正弦波发生器
用verilog语言编的正弦波发生器,可以用QuartusII来打开这个源码,也可以转换成VHDL语言...
用verilog语言编的正弦波发生器,可以用QuartusII来打开这个源码,也可以转换成VHDL语言...
用于测试VGA运行的几个程序代码,可在quartusII工程下测试VGA的运行情况...
用VHDl设计UART的文章,使用QuartusII平台...
cpld,环境是quartusii中vhdl语言开发7279读写键盘程序...
16位锁存器,此程序通过quartusII软件调试通过...
EPM1270和ram62256的verilog接口程序,用QuartusII编译...
EPM1270和单片机的8080通讯接口,适合单片机与CPLD之间的高速通讯,verilog语言,QuartusII环境...
该程序是基于FPGA的的设计,开发环境是quartusII,包括整个工程...
数字钟的verilog代码,quartusII开发环境....
出租车计费系统的源码,包括仿真结果,用quartusii调通。...