虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

quartus

quartusIIdesign是最高级和复杂的,用于system-on-a-programmable-chip(SOPC)的设计环境。quartusIIdesign提供完善的timingclosure和LogicLock™基于块的设计流程。quartusIIdesign是唯一一个包括以timingclosure和基于块的设计流为基本特征的programmablelogicdevice(PLD)的软件。quartusII设计软件改进了性能、提升了功能性、解决了潜在的设计延迟等,在工业领域率先提供FPGA与mask-programmeddevices开发的统一工作流程。
  • 正弦表mif

    10位,深度为4096,有符号数,正弦表,mif文件,可导入quartus II生成ROM。

    标签: mif 正弦 10位 有符号数

    上传时间: 2020-04-23

    上传用户:xflly

  • 锁相环verilog

    数字锁相环的verilog代码,在quartus上运行

    标签: verilog 锁相环

    上传时间: 2021-01-11

    上传用户:

  • NIOS ii 应用实验UART接口测试cycloen4e FPGA源码 fpga quartu工程

    NIOS ii 应用实验UART接口测试cycloen4e FPGA源码 fpga quartu工程文件, quartus软件版本11.0, FPGA型号为CYCLONE4E系列中的EP4CE6E22C8,可以做为你的学习设计参考。                                                                                                                     

    标签: uart 接口 cycloen4e fpga

    上传时间: 2021-10-21

    上传用户:shjgzh

  • FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartu

    FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,quartus版本17.1。module top( input                       clk, input                       rst_n, output                      cmos_scl,          //cmos i2c clock inout                       cmos_sda,          //cmos i2c data input                       cmos_vsync,        //cmos vsync input                       cmos_href,         //cmos hsync refrence,data valid input                       cmos_pclk,         //cmos pxiel clock output                      cmos_xclk,         //cmos externl clock input   [7:0]               cmos_db,           //cmos data output                      cmos_rst_n,        //cmos reset output                      cmos_pwdn,         //cmos power down output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);

    标签: fpga ov5640 摄像头

    上传时间: 2021-12-18

    上传用户:

  • FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和数码管显示

    FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和8位LED数码管显示的quartus II 12.0工程文件,包括完整的设计文件.V源码,可以做为你的学习及设计参考。module ds18b20lcd1602display ( Clk, Rst,      DQ,   //18B20数据端口 Txd,  //串口发送端口 LCD_Data, //lcd LCD_RS, LCD_RW, LCD_En, SMData, //数码管段码 SMCom   //数码管位码 );input Rst,Clk;output Txd,LCD_RS,LCD_En,LCD_RW;inout DQ;output[7:0] LCD_Data;output[7:0] SMData;output[3:0] SMCom;wire DataReady;//测温完成信号wire [15:0] MeasureResult;//DS18B20测温结果reg  [15:0] Temperature;//产生LCD的位码和段码LCD1602Display Gen_LCD(.resetin(Rst),.clkin(Clk),.Data16bIn(Temperature),.lcd_data(LCD_Data),.lcd_rs(LCD_RS),.lcd_rw(LCD_RW),.lcd_e(LCD_En)/*,.SMCom(SMCom)*/);//DS18B20测温和发送  DS18B20 TmpMeasureAndTx(.Rst(Rst),.Clk(Clk),.DQ(DQ),.Txd(Txd),.FinishFlag(DataReady),.Data16b(MeasureResult));//产生数码管的位码和段码SMDisplay Gen_SM(.Rst(Rst),.

    标签: fpga verilog hdl 温度传感器 ds18b20 lcd1620 数码显示

    上传时间: 2022-01-30

    上传用户:

  • VERILOG 代码 包括UART_baudrate UART_rx UART_tx 三个逻辑模块

    VERILOG串口 代码,包括UART_baudrate UART_rx  UART_tx 三个逻辑模块quartus 18.0工程源码,

    标签: verilog

    上传时间: 2022-02-04

    上传用户:

  • 数字信号处理的FPGA实现中文版 刘凌

    FPGA正在掀起一场数字信号处理的变革。本书旨在讲解前端数字信号处理算法的高效实现。首先概述了当前的FPGA技术、器件以及用于设计最先进DSP系统的工具。第1章的案例研究是40多个设计示例的基础。随后几章阐述了计算机算法的概念、理论、FIR和IIR滤波器的实现、多抽样率数字信号系统、DFT和FFT算法、未来很可能实现的高级算法以及自适应滤波器等。每一章都包含练习。附录中给出了Verilog源代码和术语。◆ 超过10个使用VHDL和Verilog设计的新的系统级案例研究◆ 新增一章专门介绍图像和视频处理◆ 更新后的Altera quartus和全新的ModelSim仿真工具◆ Xilinx Atlys板卡和ISIM仿真支持◆ 有符号定点数和浮点数IEEE库示例◆ 概述并行全通IIR滤波器设计◆ CA和PCA系统级设计◆ MP3和ADPCM的语音和音频编码"本版新增了总计150多页内容,包括11个全新的系统设计理念,其中一些有超过100个嵌入式乘法器的需求

    标签: 数字信号处理 fpga

    上传时间: 2022-06-13

    上传用户:

  • ALTERA FPGA/CPLD设计 高级篇(第2版)

    《Altera FPGA/CPLD设计(高级篇)(第2版)》结合作者多年工作经验,深入地讨论了altera fpga/cpld的设计和优化技巧。在讨论fpga/cpld设计指导原则的基础上,介绍了altera器件的高级应用;引领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析方法;结合实例讨论如何进行设计优化,介绍了altera的可编程器件的高级设计工具与系统级设计技巧。    本书附带光盘中收录了altera quartus ii web版软件,读者可以安装使用,同时还收录了本书所有实例的完整工程、源代码和使用说明文件,便于读者边学边练,提高实际应用能力。第1章  可编程逻辑设计指导原则  第2章  Altera器件高级特性与应用第3章  LogicLock设计方法.第4章  时序约束与时序分析  第5章  设计优化第6章  Altera其他高级工具  第7章  FPGA系统级设计技术  

    标签: fpga cpld

    上传时间: 2022-06-13

    上传用户:

  • 通向FPGA之路-七天玩转Altera之时序篇

    网上关于Altera的教程很多,可谓浩如烟海。大体来说有两类:一是,step by step的指导如何操作quartus软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深度,但也把大部分初学者拒之门外,不知路在何方。本系列教程的宗旨是在力求全面介绍Altera及其quartusⅡ软件原理的基础上,对何如使用Altera FPGA进行基础设计、时序分析、验证、优化四大方面进行讲解。本篇为时序篇,推荐用两天时间掌握。其余的,基础篇需一天,验证、优化各需两天,一共七天。本教程大部分内容参考翻译 altera 官方handbook和对应的paper等资料,1.2、1.4、1.6、2.1系热心网友riple所创,笔者基本原文引用,只为阅读流畅性和更易理解做了少许改动,如造成原作者的不适,可联系笔者删除之。后续教程视读者反映情况进行适当调整和发布。

    标签: fpga altera 时序

    上传时间: 2022-07-27

    上传用户:

  • 通向FPGA之路-七天玩转Altera之基础篇

    网上关于Altera的教程很多,可谓浩如烟海。大体来说有两类:一是,step by step的指导如何操作quartus软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深度,但也把大部分初学者拒之门外,不知路在何方。本系列教程的宗旨是在力求全面介绍Altera及其quartusII软件原理的基础上,对何如使用AlteraFPGA进行基础设计、时序分析、验证、优化四大方面进行讲解。本篇为基础篇,推荐用一天时间掌握。还有三大类各需两天,一共七天。本教程大部分内容参考翻译 altera 官方handbook和对应的paper等资料,也有部分章节系热心网友所创,笔者基本原文引用,只为阅读流畅性做了少许改动,如造成原作者的不适,可联系笔者删除之。后续教程视读者反映情况进行适当调整和发布。

    标签: fpga altera

    上传时间: 2022-07-27

    上传用户:XuVshu