pll
锁相环(PLL: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”
共 214 份资源
源代码 8,888
pll 热门资料
查看全部 214 份 →
PDF文档
Ph.D thesis from M.H.Perrott, about Fractional-N PLL design.
Ph.D thesis from M.H.Perrott, about Fractional-N PLL design....
PDF文档
本文介绍基于DSP和PLL400的915 MHz频段RFID跳频系统设计
本文介绍基于DSP和PLL400的915 MHz频段RFID跳频系统设计,探讨DSP对PLIA00控制,跳频信道分配、跳频图案设计等问题。实现宽间隔跳频和自适应频率控制,增强了RFID阅读器工作的安全性和稳定性情况。...