随着当今科学技术的迅猛发展,数字图像处理技术正在各个行业得到广泛的应用,而FPGA技术的不断成熟改变了通常采用并行计算机或数字信号处理器(DSP)、专用集成电路(ASIC)等作为嵌入式处理器的惯例。可编程逻辑器件(FPGA)凭借其较低的开发成本、较高的并行处理速度、较大的灵活性及其较短的开发周期等特点,在图像处理系统中有独特的优势。 本文提出了一种基于FPGA的图像采集处理系统解决方案,并选用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324为核心,设计开发了图像采集处理的软硬件综合系统。文章阐述了如何在FPGA中嵌入NiosII软核处理器并完成图像采集处理系统功能的设计方案。硬件电路上,系统设计了三块电路板:FPGA核心处理板、图像采集卡、图像显示卡,其中通过I2C总线对采集卡的工作模式进行配置,在采集模块控制下,将采集到的图像数据存储到SDRAM;根据VGA显示原理及其时序关系,设计了VGA显示输出控制模块,合成了VGA工作的控制信号,又根据VGA显示器的工业标准,合成VGA接口的水平和帧同步信号。逻辑硬件上,应用SOPCBuilder工具生成了FPGA内部的逻辑硬件功能模块,定制了NiosII IP core、CMOS图像采集模块、VGA Controller及其I2C总线接口,系统各模块间通过Avalon总线连接起来。软件部分,在NiosII内核处理器上实现了彩色图像颜色空间转换、二值化、形态学腐蚀处理及其目标定位等算法。实验结果证明了本文提出的方案及算法的正确性,可行性。
上传时间: 2013-08-05
上传用户:woshiyaosi
近年来,随着集成电路技术和电源管理技术的发展,低压差线性稳压器(LDO)受到了普遍的关注,被广泛应用于便携式电子产品如PDA、MP3播放器、数码相机、无线电话与通信设备、医疗设备和测试仪器等中,但国内研究起步晚,市场大部分被国外产品占有,因此,开展本课题的研究具有特别重要的意义。 首先,简单阐述了课题研究的背景及意义,分析了低压差线性稳压器(LDO)研究的现状和发展趋势,并提出了设计的预期技术指标。 其次,详细分析了LDO线性稳压器的理论基础,包括其结构、各功能模块的作用、系统工作原理、性能指标定义及设计时对性能指标之间相互矛盾的折衷考虑。 再次,设计了基于自偏置电流源的带隙基准电压源,选取PMOS管作为系统的调整元件并计算出了其尺寸,设计了基于CMOS工艺的两级误差运算放大器。利用HSPICE工具仿真了基准电压源和误差运算放大器的相关性能参数。 然后,重点分析了稳压器的稳定性特征,指出系统存在的潜在不稳定性,详细论述了稳定性补偿的必要性,比较了业界使用过的几种稳定性补偿方法的不足之处,提出了一种基于电容反馈VCCS的补偿方法,对系统进行了稳定性的补偿; 最后,将所设计的模块进行联合,设计了一款基于CMOS工艺的LDO线性稳压器电路,利用HSPICE工具验证了其压差电压、静态电流、线性调整率等性能指标,仿真结果验证了理论分析的正确性、设计方法的可行性。
上传时间: 2013-07-08
上传用户:Wibbly
近年来,随着大规模集成电路的飞速发展,微控制器和数字信号处理器的性价比不断提高,数字控制技术已逐步应用于大中功率高频开关电源。相对于传统模拟控制方式,数字控制方式具有电源设计灵活、外围控制电路少、可采用较先进的控制算法、具有较高可靠性等优点。 高频开关电源具有体积小、重量轻、效率高、输出纹波小等特点,现已逐步成为现代通讯设备的新型基础电源系统。针对传统开关电源中损耗较大、超调量较大、动态性能较差等问题,本文采用基于DSP的全桥软开关拓扑结构。全桥软开关移相控制技术由智能DSP系统完成,采样信号采用差分传输,控制算法采用模糊自适应PID算法,产生数字PWM波配合驱动电路控制全桥开关的通断。在输入端应用平均电流控制法的有源功率因数校正,使输入电流跟随输入电压的波形,从而使功率因数接近1。最后通过Matlab仿真结果表明模糊自适应PID控制算法比传统PID控制算法在超调量,调节时间,动态特性等性能上具有优越性。 论文以高频开关电源的设计为主线,在详细分析各部分电路原理的基础上,进行系统的主电路设计、辅助电路设计、控制电路设计、仿真研究、软件实现。重点介绍了高频变压器的设计及模糊自适应PID控制器的实现。并将辅助电源及控制电路制成电路板,以及在此电路板基础上进行各波形分析并进行相关实验。
上传时间: 2013-04-24
上传用户:s蓝莓汁
传统开环运行的三相混合式步进电动机驱动系统中存在着振荡和失步等不足之处。本文针对这种情况,通过对理想化三相混合式步进电动机数学模型的分析,把三相混合式步进电动机视为一种低速同步电动机。同时,结合电流跟踪型PWM控制方式及恒流斩波驱动的工作原理,设计了基于数字信号处理器TMS320F2812的全数字三相混合式步进电动机正弦波细分驱动系统。 首先,本文从三相混合式步进电动机的数学模型出发,对步进电动机的细分驱动方式进行了研究,分析了步进电动机连续均匀旋转的工作机理。然后分析了步进电动机的运行特性及细分控制的必要性,进而分析了细分驱动对改善步进电动机运行性能的作用,并针对细分运行的一些不足之处,提出了均匀细分恒转矩控制的方案。理论分析表明,在混合式步进电动机的三相定子绕组中通以互差120°的正弦波电流时,可得到类似同步机的转矩特性,使电动机均匀旋转。 本系统硬件电路以TMS320F2812为核心,采用正弦波细分和电流跟踪型脉宽调制(PWM)技术实现三相混合式步进电动机的细分控制,使三相定子绕组电流严格跟踪电流给定信号变化。应用IR公司的IR2130集成驱动芯片进行了步进电动机驱动系统的功率驱动环节的设计,节省了板上空间,减小了装置体积。同时从装置可靠性出发,设计了一套安全可靠的硬件保护电路。 实验结果表明,本文所设计的三相混合式步进电动机正弦波细分驱动器具有优良的控制性能。细分运行时减弱了混合式步进电动机的低速振动和噪声,使电动机运行平稳,并改善了其低频运行性能。
上传时间: 2013-06-27
上传用户:ca05991270
开关电源以其效率高、功率密度高在电源领域中占主导地位。开关电源多数是通过整流器与电力网相接的,经典的整流器是由二极管或晶闸管组成的一个非线性电路,其输入电流波形呈脉冲状,交流网侧功率因数很低,在电网中会产生大量的电流谐波和无功功率而污染电网,成为电力公害。开关电源己成为电网最主要的谐波源之一。因此,进行网侧功率因数校正成为目前研究的热点之一。目前研究和应用得较多的高功率因数变换器要用两级:DC/DC开关变换器串联。这种电路的最大缺点是需要多个元器件、成本高、效率低,尤其在中小功率场合应用时很不经济。现在国内外正在开发研究单级功率因数校正电路,具有很高的功率因数且成本低。因而研究单级功率因数校正及变换技术对抑制谐波污染、开创绿色电源以及实现当今开关电源的小型轻量化具有重大意义。 近年来随着电子信息产业的高速发展,人们对开关电源的需求与日俱增,开关电源。PFC(Power Factor Correction)集成控制器己成为发展前景十分诱人的朝阳产业。随着开关电源的广泛应用,开关电源PFC集成控制器显示出了强大的生命力,它具有集成度高、性价比高、外围电路简单和性能指标优良等优点,现已成为开发各类电源及开关电源模块的优选集成电路。 本文首先阐述了电网污染的危害、功率因数的定义,总结了各种功率因数校正变换器的典型拓扑,对各种拓扑的特点、应用场合及控制方法作了比较分析,着重详细介绍了反激拓扑的功率因数校正变换器的应用及优缺点。最后采用功率因数校正芯片SA7527进行了一个小功率电源的功率因数校正的设计,用实验验证了该设计的可行性,结果显示功率因数能达到0.95左右,达到了较好的功率因数校正效果。
上传时间: 2013-06-30
上传用户:czh415
近年来,以电池作为电源的微电子产品得到广泛使用,因而迫切要求采用低电源电压的模拟电路来降低功耗。目前低电压、低功耗的模拟电路设计技术正成为微电子行业研究的热点之一。 在模拟集成电路中,运算放大器是最基本的电路,所以设计低电压、低功耗的运算放大器非常必要。在实现低电压、低功耗设计的过程中,必须考虑电路的主要性能指标。由于电源电压的降低会影响电路的性能,所以只实现低压、低功耗的目标而不实现优良的性能(如高速)是不大妥当的。 论文对国内外的低电压、低功耗模拟电路的设计方法做了广泛的调查研究,分析了这些方法的工作原理和各自的优缺点,在吸收这些成果的基础上设计了一个3.3 V低功耗、高速、轨对轨的CMOS/BiCMOS运算放大器。在设计输入级时,选择了两级直接共源一共栅输入级结构;为稳定运放输出共模电压,设计了共模负反馈电路,并进行了共模回路补偿;在偏置电路设计中,电流镜负载并不采用传统的标准共源-共栅结构,而是采用适合在低压工况下的低压、宽摆幅共源-共栅结构;为了提高效率,在设计时采用了推挽共源极放大器作为输出级,输出电压摆幅基本上达到了轨对轨;并采用带有调零电阻的密勒补偿技术对运放进行频率补偿。 采用标准的上华科技CSMC 0.6μpm CMOS工艺参数,对整个运放电路进行了设计,并通过了HSPICE软件进行了仿真。结果表明,当接有5 pF负载电容和20 kΩ负载电阻时,所设计的CMOS运放的静态功耗只有9.6 mW,时延为16.8ns,开环增益、单位增益带宽和相位裕度分别达到82.78 dB,52.8 MHz和76°,而所设计的BiCMOS运放的静态功耗达到10.2 mW,时延为12.7 ns,开环增益、单位增益带宽和相位裕度分别为83.3 dB、75 MHz以及63°,各项技术指标都达到了设计要求。
标签: CMOSBiCMOS 低压 低功耗
上传时间: 2013-06-29
上传用户:saharawalker
随着数字集成电路技术的不断发展,数字集成电路的供电电源-电压调节模块(VRM)也有了新的发展趋势:输出功率越来越大、输出电压越来越低、输出电流越来越大。因此,对低输出电压、大输出电流的VRM及其相关技术的研究在最近几年受到广泛的关注。 本文以36V-72V输入、1V/30A输出的VRM为研究对象,对VRM电路拓扑进行分类和比较,筛选出正反激拓扑为主电路,并详细研究了针对正反激拓扑的新型同步整流驱动方案。首先,分析了在软开关环境下,有源筘位正反激电路的详细工作过程;其次,介绍了同步整流技术的概念,对同步整流驱动方案进行了分类,筛选出适用于正反激拓扑的新型同步整流驱动方案,并详细分析了该驱动电路的工作原理;再次,介绍了有源箝位正反激电路主要元件的设计方法,介绍了新型同步整流驱动电路的设计要点,并给出设计实例;最后,对电路仿真,并制作了一台36V-72V输入、1V/30A输出的实验样机,验证了研究结果和设计方案。
上传时间: 2013-06-16
上传用户:songnanhua
MOS集成运算放大器的版图设计 集成电路设计综合实验指导书
上传时间: 2013-04-24
上传用户:yolo_cc
关于半桥或全桥自举式浮动栅极驱动的四个中文文档,为飞兆和IR公司技术文档,介绍了自举电路元件的选取及实际问题解决。可从其官网中下载。这里集合上传~
标签: 驱动
上传时间: 2013-07-30
上传用户:碉堡1234
软件无线电(Software Defined Radio)是无线通信系统收发信机的发展方向,它使得通信系统的设计者可以将主要精力集中到收发机的数字处理上,而不必过多关注电路实现。在进行数字处理时,常用的方案包括现场可编程门阵列(FPGA)、数字信号处理器(DSP)和专用集成电路(ASIC)。FPGA以其相对较低的功耗和相对较低廉的成本,成为许多通信系统的首先方案。正是在这样的前提下,本课题结合软件无线电技术,研究并实现基于FPGA的数字收发信机。 @@ 本论文主要研究了发射机和接收机的结构和相关的硬件实现问题。首先,从理论上对发射机和接收机结构进行研究,找到收发信机设计中关键问题。其次,在理论上有深刻认识的基础上,以FPGA为手段,将反馈控制算法、反馈补偿算法和前馈补偿算法落实到硬件电路上。同步一直是数字通信系统中的关键问题,它也是本文的研究重点。本文在研究了已有各种同步方法的基础上,设计了一种新的同步方法和相应的接收机结构,并以硬件电路将其实现。最后,针对所设计的硬件系统,本文还进行了充分的硬件系统测试。硬件测试的各项数据结果表明系统设计方案是可行的,基本实现了数字中频收发机系统的设计要求。 @@ 本文中发射机系统是以Altera公司EP2C70F672C6为硬件平台,接收机系统以Altera公司EP2S180F1020C3为硬件平台。收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。在将设计方案落实到硬件电路实现之前,各种算法均使用MATLAB进行原理仿真,并在MATLAB仿真得到正确结果的基础上,使用Quartus Ⅱ 8.0中的功能仿真工具和时序仿真工具进行了前仿真和后仿真。所有仿真结果无误后,可下载至硬件平台进行调试,通过Quartus Ⅱ 8.0中集成的SignalTap逻辑分析仪,可以实时观察电路中各点信号的变化情况,并结合示波器和频谱仪,得到硬件测试结果。 @@关键词:SDR;数字收发机;FPGA;载波同步;符号同步
上传时间: 2013-04-24
上传用户:diaorunze