怎样用万用电表检测集成电路作者:金正,郑雯,董福英关键词:复用电表 应用 集成电路虽说集成电路代换有方,但拆卸毕竟较麻烦。因此,在拆之前应确切判断集成电路是否确实已损坏及损坏的程度,避免盲目拆卸。本文介绍了仅用万用表作为检测工具的不在路和在路检测集成电路的方法和注意事项。文中所述在路检测的四种方法(直流电阻、电压、交流电压和总电流的测量)是业余维修中实用且常用的检测法。这里,也希望大家提供其他实用的(集成电路和元器件)判别检测经验。
上传时间: 2022-07-04
上传用户:slq1234567890
GJB 7400-2011 合格制造厂认证用半导体集成电路通用规范
标签: 半导体集成电路
上传时间: 2022-07-04
上传用户:
基于运放与集成电路的设计Design With Operational Amplifiers And Analog Integrated Circuits
上传时间: 2022-07-10
上传用户:
GB_T+17574-1998半导体器件 集成电路 第2部分_数字集成电路
上传时间: 2022-07-16
上传用户:XuVshu
GB_T+17574.20-2006半导体器件 集成电路 第2-20部分:数字集成电路 低压集成电路族规范
上传时间: 2022-07-16
上传用户:
《集成电路设计制造中EDA工具实用教程》共17章,分为三个部分。第一部分介绍半导体工艺和半导体器件仿真工具,分别介绍了Synopsys公司的TSUPREM4/MEDICI,ISE TCAD和Silvaco公司的Athena/Atlas等TCAD工具及其使用,并以ESD静电放电防护器件的设计及验证为实例介绍这些软件工具的应用。第二部分介绍了模拟集成电路设计工具的应用,辅以典型模拟IC电路的设计实例,以Cadence设计流程中的工具为主,同时也介绍了业界常用的Synopsys的Hspice电路仿真工具和Mentor Graphics的Calibre版图验证工具。第三部分为数字集成电路的设计工具使用教程,分别介绍了用Matlab进行系统级验证、用ModelSim和NC-Verilog进行HDL描述和仿真、用Xilinx ISE进行EPGA验证设计、用Synopsys的Design Compiler工具进行逻辑综合以及使用Cadence的SE和SOC Encounter进行IC后端设计等。最后介绍了可测性设计的基本概念和流程。
上传时间: 2022-07-16
上传用户:zhaiyawei
CMOS集成电路制造工艺
上传时间: 2022-07-16
上传用户:
学习FPGA设计,最好把CMOS数字集成电路微电子的知识补充一下,对学习fpga设计大有好处。
上传时间: 2022-07-17
上传用户:
COMS模拟集成电路复习题
上传时间: 2022-07-17
上传用户:
基于CadenceIC的CMOS集成电路版图设计
上传时间: 2022-07-20
上传用户:slq1234567890