一、Ubuntu基本配置 (参看:http://wiki.ubuntu.org.cn/) 1.添加桌面图标 执行gconf-editor,选择/apps/nautilus/desktop 2、安装中文语言支持和配置输入法:去掉繁体等不用的输入法,否则切换太麻烦;
上传时间: 2013-10-18
上传用户:yan2267246
为了适应智能电网智能用电技术发展要求,满足电网与用户之间交互需要,本文结合嵌入式web技术,提出一种基于ARM11和Android嵌入式系统的全新的用户侧智能终端设计方案。文中阐述了系统的软硬件设计与实现,给出了平台方案选用、架构设计、嵌入式web、HTTP协议等实现方法。
上传时间: 2013-10-29
上传用户:PresidentHuang
Cadence 应用注意事项 1、 PCB 工艺规则 以下规则可能随中国国内加工工艺提高而变化 1.1. 不同元件间的焊盘间隙:大于等于 40mil(1mm),以保证各种批量在线焊板的需要。 1.2. 焊盘尺寸:粘锡部分的宽度保证大于等于 10mil(0.254mm),如果焊脚(pin)较高,应 修剪;如果不能修剪的,相应焊盘应增大….. 1.3. 机械过孔最小孔径:大于等于 6mil(0.15mm)。小于此尺寸将使用激光打孔,为国内 **************************************************************************************** 各种化工 石油 电子 制造 机械 编程 纺织等等各类电脑软件, 欢迎咨询 ------------------------------------------------------------------------------------ 联系QQ:1270846518 Email: gjtsoft@qq.com 即时咨询或留言:http://gjtsoft.53kf.com 电话: 18605590805 短信发送软件名称, 我们会第一时间为您回复 **************************************************************************************** 大多数 PCB厂家所不能接受。
上传时间: 2013-10-19
上传用户:黄蛋的蛋黄
中文版详情浏览:http://www.elecfans.com/emb/fpga/20130715324029.html Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications. The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation. Some of the UltraScale architecture breakthroughs include: • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50% • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets • Greatly enhanced DSP and packet handling The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.
标签: UltraScale Xilinx 架构
上传时间: 2013-11-21
上传用户:wxqman
Altium Designer10软件+视频教程+常用元器件原理图库+常用PCB库下载地址: http://pan.baidu.com/share/link?shareid=463765&uk=572810838 欢迎大家加入电子爱好者群 286744774。
上传时间: 2013-11-21
上传用户:66666
PPT是和视频教程配套的,视频教程地址http://i.youku.com/u/UMTExNzExOTgw/videos,和PPT配套使用的教程里面讲了systemverilog从文档到仿真,上板测试的整个流程,可能对有些朋友有帮助
上传时间: 2013-11-23
上传用户:zczc
基于ZedBoard和linux的应用程序HelloWorld的实现(完整工程)获取Zedboard可运行的linux Digilent官网给出Zedboard的可运行linux设计ZedBoard_OOB_Design包,可从http://www.digilentinc.com/Data/Documents/Other/ZedBoard_OOB_Design.zip获取,下载后解压,可以看到包的结构和内容
标签: HelloWorld ZedBoard linux 应用程序
上传时间: 2015-01-01
上传用户:dragonhaixm
基于VHDL的FPGA和Nios II 实例精炼【作者:刘福奇;出版社:北京航空航天大学出版社】(本书优酷视频地址:http://www.youku.com/playlist_show/id_5882081.html) 内容简介:本书分为4个部分:Quartus Ⅱ软件的基本操作、VHDL语法介绍、FPGA设计实例和Nios Ⅱ设计实例;总结了编者几年来的FPGA设计经验,力求给初学者或是想接触这方面知识的读者提供一种快速入门的方法;适合电子相关专业的大学生、FPGA的初学者以及对FPGA有兴趣的电子工程师。初学者可以按照步骤学习。本书中提及到时间计算问题,不光提出有时间戳的方法, 还介绍了一种通过读取定时器的寄存器来计算时间的方法。其实,有人认为,本书最好的部分是:DMA的实现说明(本书从3个方面讲述了DMA的使用)。现在学习Verilog HDL的人或许比较多,但是用VHDL的人可以学习下,这本书还是很不错的。
上传时间: 2014-07-10
上传用户:米米阳123
Cadence 应用注意事项 1、 PCB 工艺规则 以下规则可能随中国国内加工工艺提高而变化 1.1. 不同元件间的焊盘间隙:大于等于 40mil(1mm),以保证各种批量在线焊板的需要。 1.2. 焊盘尺寸:粘锡部分的宽度保证大于等于 10mil(0.254mm),如果焊脚(pin)较高,应 修剪;如果不能修剪的,相应焊盘应增大….. 1.3. 机械过孔最小孔径:大于等于 6mil(0.15mm)。小于此尺寸将使用激光打孔,为国内 **************************************************************************************** 各种化工 石油 电子 制造 机械 编程 纺织等等各类电脑软件, 欢迎咨询 ------------------------------------------------------------------------------------ 联系QQ:1270846518 Email: gjtsoft@qq.com 即时咨询或留言:http://gjtsoft.53kf.com 电话: 18605590805 短信发送软件名称, 我们会第一时间为您回复 **************************************************************************************** 大多数 PCB厂家所不能接受。
上传时间: 2013-12-13
上传用户:sjy1991
Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。
上传时间: 2013-12-17
上传用户:debuchangshi