虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

density-Based

  • 高吞吐量LDPC码编码构造及其FPGA实现

    低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中的核心技术之一。 当今LDPC码构造的主流方向有两个,分别是结合准循环(QC,Quasi Cyclic)移位结构的单次扩展构造和类似重复累积(RA,Repeat Accumulate)码构造。相应地,主要的LDPC码编码算法有基于生成矩阵的算法和基于迭代译码的算法。基于生成矩阵的编码算法吞吐量高,但是需要较多的寄存器和ROM资源;基于迭代译码的编码算法实现简单,但是吞吐量不高,且不容易构造高性能的好码。 本文在研究了上述几种码构造和编码算法之后,结合编译码器综合实现的复杂度考虑,提出了一种切实可行的基于二次扩展(Dex,Duplex Expansion)的QC-LDPC码构造方法,以实现高吞吐量的LDPC码收发端;并且充分利用该类码校验矩阵准循环移位结构的特点,结合RU算法,提出了一种新编码器的设计方案。 基于二次扩展的QC-LDPC码构造方法,是通过对母矩阵先后进行乱序扩展(Pex,Permutation Expansion)和循环移位扩展(CSEx,Cyclic Shift Expansion)实现的。在此基础上,为了实现可变码长、可变码率,一般编译码器需同时支持多个乱序扩展和循环移位扩展的扩展因子。本文所述二次扩展构造方法的特点在于,固定循环移位扩展的扩展因子大小不变,支持多个乱序扩展的扩展因子,使得译码器结构得以精简;构造得到的码字具有近似规则码的结构,便于硬件实现;(伪)随机生成的循环移位系数能够提高码字的误码性能,是对硬件实现和误码性能的一种折中。 新编码器在很大程度上考虑了资源的复用,使得实现复杂度近似与码长成正比。考虑到吞吐量的要求,新编码器结构完全抛弃了RU算法中串行的前向替换(FS,Forward Substitution)模块,同时简化了流水线结构,由原先RU算法的6级降低为4级;为了缩短编码延时,设计时安排每一级流水线计算所需的时钟数大致相同。 这种码字构造和编码联合设计方案具有以下优势:相比RU算法,新方案对可变码长、可变码率的支持更灵活,吞吐量也更大;相比基于生成矩阵的编码算法,新方案节省了50%以上的寄存器和ROM资源,单位资源下的吞吐量更大;相比类似重复累积码结构的基于迭代译码的编码算法,新方案使高性能LDPC码的构造更为方便。以上结果都在Xilinx Virtex II pro 70 FPGA上得到验证。 通过在实验板上实测表明,上述基于二次扩展的QC-LDPC码构造和相应的编码方案能够实现高吞吐量LDPC码收发端,在实际应用中具有很高的价值。 目前,LDPC码正向着非规则、自适应、信源信道及调制联合编码方向发展。跨层联合编码的构造方法,及其对应的编码算法,也必将成为信道编码理论未来的研究重点。

    标签: LDPC FPGA 吞吐量 编码

    上传时间: 2013-07-26

    上传用户:qoovoop

  • 高效的CABAC解码器设计及FPGA实现

    H.264/AVC是ITU与ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission国际标准化组织/国际电工委员会)联合推出的活动图像编码标准。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域得到广泛的应用。基于上下文的自适应二进制算术编码(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的两个熵编码方案之一,相对于另一熵编码方案-CAVLC(基于上下文的自适应可变长编码),CABAC具有更高的数据压缩率:在同等编码质量下要比CAVLC提高10%~15%的压缩率。CABAC能实现很高的数据压缩率,但这是以增加实现的复杂性为代价的。在已有的硬件实现方法上,CABAC的解码效率并不高。 论文在深入研究CABAC解码算法及其实现流程,并在仔细分析了H.264/AVC码流结构的基础上,总结出了影响CABAC解码效率的各个环节,并以此为出发点,对CABAC解码所需中的各个功能模块进行了优化设计,设计出一种新的CABAC解码器结构,相对于一般的CABAC解码器,它的解码效率得到了显著提高。论文针对影响CABAC解码过程的"瓶颈"问题一多次访问存储部件影响解码速率,提出了新的存储组织方式,并根据CABAC的码流结构特性,采用4个子解码器级联的方式来进一步提高解码速率。 最后,用Verilog语言对所设计的CABAC解码器进行了描述,用EDA软件对其进行了仿真,并在FPGA上验证了其功能,结果显示,该CABAC解码器结构显著提高了解码效率,能够满足高档次实时通讯的要求。

    标签: CABAC FPGA 解码器

    上传时间: 2013-07-03

    上传用户:huazi

  • Synplify.Pro.v7.6.rar

    Synplify Pro是一个高级综合工具。其高级综合能力可以使你看到HDL代码在各种器件(FPGA/Structed ASIC/cell-based ASIC)上实现结果而无须对代码作任何修改。从而选择最合适的方式来实现它,或选择最合适的供应商。最主要的功能还是FPGA综合。

    标签: Synplify Pro

    上传时间: 2013-04-24

    上传用户:erkuizhang

  • 单片机的频率计

    基于单片机的频率计的实现和protuse仿真-Frequency meter based on single chip implementation and protuse simulation

    标签: 单片机 频率计

    上传时间: 2013-06-04

    上传用户:杜莹12345

  • 基于TMS320VC5509A的USB系统开发

    ·详细说明:基于TMS320VC5509A的USB系统开发,具体设计方案即注意事项,系统设计框图 【英文题名】 USB System Development Based on TMS320VC5509A 【作者中文名】 韦志恒; 【导师】 惠俊英; 【学位授予单位】 哈尔滨工程大学; 【学科专业名称】 信号与信息处理 【学位年度】 2007 【论文级别】 硕士 【网络出版投稿人】 哈尔滨工程大学 【

    标签: 5509A 5509 TMS 320

    上传时间: 2013-06-12

    上传用户:aig85

  • 用于语音识别:基于HMM模型(用C++语言编写)

    ·详细说明:用于语音识别,基于HMM模型,用C++语言编写。可用连续语音识别-It is based on HMM Model and developed with C++ which could be used to continuous speech recognition.

    标签: HMM 语音识别 模型 语言

    上传时间: 2013-05-15

    上传用户:凤临西北

  • 基于DSP的双馈电机调速系统的研究

    ·【英文题名】 Search of Double-fed Machine Variable Speed System Based on DSP 【作者中文名】 沈睿; 【导师】 廖冬初; 【学位授予单位】 湖北工业大学; 【学科专业名称】 控制理论与控制工程 【学位年度】 2007 【论文级别】 硕士 【网络出版投稿人】 湖北工业大学 【网络出版投稿时间】 2008-09-27 【关键词】 双馈调速

    标签: DSP 双馈 电机调速系统

    上传时间: 2013-04-24

    上传用户:hanwu

  • Robot Vision--Video-based Indoor Exploration with Autonomous and 

    ·关于机器人视觉最新的大作,2005最新出版,文件格式为PDF。目前在Amazon上售价为152美元

    标签: nbsp Exploration Video-based Autonomous

    上传时间: 2013-06-05

    上传用户:sun_pro12580

  • AN2586_stm32硬件开发入门

    This application note is intended for system designers who require a hardware implementation overview of the development board features such as the power supply, the clock management, the reset control, the boot mode settings and the debug management. It shows how to use the High-density and Medium-density STM32F10xxx product families and describes the minimum hardware resources required to develop an STM32F10xxx application.

    标签: 2586 stm AN 32

    上传时间: 2013-04-24

    上传用户:epson850

  • SystemVerilog for Design

    ·SystemVerilog is a rich set of extensions to the IEEE 1364-2001 Verilog Hardware Description Language (Verilog HDL). These extensions address two major aspects of HDL-based design. First, modeling ver

    标签: nbsp SystemVerilog Design for

    上传时间: 2013-07-14

    上传用户:ainimao