Building a RISC System in an FPGA
上传时间: 2013-09-04
上传用户:朗朗乾坤
i2c code for the verilog
上传时间: 2013-09-04
上传用户:DXM35
Cadence guide for verilog
上传时间: 2013-09-04
上传用户:123454
本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
标签: ispDesignExpert System EDA 系统软件
上传时间: 2013-09-05
上传用户:文993
著名的游戏开发库Allegro4.2.0 for DELPHI.rar
上传时间: 2013-09-06
上传用户:海陆空653
System will automatically delete the directory
标签: automatically directory System delete
上传时间: 2013-09-09
上传用户:toyoad
JTAG programmator for DSP TI
标签: programmator JTAG DSP for
上传时间: 2013-09-09
上传用户:541657925
ATmega128 circuit for ORCAD
上传时间: 2013-09-10
上传用户:xuanjie
Altium Designer 6 Training for FPGA,Software andSystemsDevelopmentEmbedded Intelligence Training
标签: Designer Training Altium FPGA
上传时间: 2013-09-13
上传用户:回电话#
Protel for Windows v1.5 软件为例来介绍一下高频电路布线时. Protel 软件 能提供的一些特殊对策 ...Protel for WindowsV1.5 能提供16 个铜线层和4 个. 电源层 合理选择层数能大幅度降低印板尺寸能充分利用中间层来设置屏蔽 ...\r\n
上传时间: 2013-09-20
上传用户:子虚乌有