cPLD

CPLD采用CMOSEPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。cPCI总线

1,486 份资源

cPLD 全部资料 1,486 份

PDF文档

· 摘要:  多SPI端口通信是一种小型的高速同步通信网络.这种网络结构简单、成本较低,广泛应用于控制器与控制器、控制器与外围芯片之间的通信;但由于时序复杂,高频脉冲传输数据容易出...

8 次
PDF文档

基于CPLD的DDS函数发生器,可通过AVR单片机控制CPLD达到所要求的结果,最后通过液晶显示。...

2 次
PDF文档

dsp c5416的cpld驱动程序,对dsp与cpld接口研究者有很重要的作用,很多开发板是不带cpld驱动程序的...

2 次
PDF文档

深入了解CPLD与FPGA之间的区别及其各自的优缺点,对于选择合适的可编程逻辑器件至关重要。本资源详细解析了两种技术在架构、性能、成本以及应用场景上的差异,帮助电子工程师根据项目需求做出最佳决策。无论...

2 次