Xilinx+IP
Xilinx+IP技术资料下载专区,收录2,858份相关技术文档、开发源码、电路图纸等优质工程师资源,全部免费下载。
Xilinx+IP 全部资料 2,858 份
基于Xilinx公司的SOPC的以太网设计
1.设计(论文)的主要任务及目标 (1) 研究SOPC理论如何应用于以太网终端设计; (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构; (3) 在开发板上实现以太网终端设计,验证整个结论。 2...
Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPG...
UART 4 UART参考设计,Xilinx提供VHDL代码
UART 4 UART参考设计,Xilinx提供VHDL代码 uart_vhdl This zip file contains the following folders: \vhdl_source  ...
Xilinx FPGA集成电路的动态老化试验
3 FPGA设计流程 完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻...
基于Xilinx公司的SOPC的以太网设计
1.设计(论文)的主要任务及目标 (1) 研究SOPC理论如何应用于以太网终端设计; (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构; (3) 在开发板上实现以太网终端设计,验证整个结论。 2...
XAPP944 - 将Xilinx CoolRunner-II CPLD用作数据流开关
This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogical switch that can qu...
Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPG...
UART 4 UART参考设计,Xilinx提供VHDL代码
UART 4 UART参考设计,Xilinx提供VHDL代码 uart_vhdl This zip file contains the following folders: \vhdl_source  ...