DSP2812实验指导书,硬件平台SEED_DEC2812V1.0
上传时间: 2013-04-24
上传用户:yangmars
模拟电子技术基础实验与课程设计指导书。全书共分三编。第一编为基本设计性实验。第二编为基础设计性实验。第三编为课程设计(综合设计性实验)。
上传时间: 2013-04-24
上传用户:lixinxiang
《单片机及接口技术》实验指导书,实验平台针对伟福仿真器,分为软件模拟部分和系统仿真部分,包括简单程序设计、循环程序设计、分支程序设计、数码转换、查表程序、算术及逻辑运算指令实现、流水灯、键盘实验、数码管实验、AD转换、DA转换、定时器等实验。
上传时间: 2013-04-24
上传用户:hakim
本书是《数字电子技术》的配套教材。全书分五个部分:第一部分为实验基础知识,第二部分为基本实验,第三、四部分为综合设计性实训,安排了智力竞赛抢答器、电子秒表、拔河游戏机、31/2 位直流数字电压表等8 个综合设计性实训内容;第五部分为EWB及数字电路实验仿真。
上传时间: 2013-05-17
上传用户:himbly
运用Verilog语言来实现在FPGA的中值滤波
上传时间: 2013-08-04
上传用户:yd19890720
Summit Design公司基于ESL设计产品的最新Visual Elite图像产品具有Advanced SystemC建模及分析功能。该工具的最新版本包括原始SystemC构造,允许用户在SystemC内建模并验证设计。 该工具的HDL版本可帮助门级设计师们学习用Verilog和VHDL设计。最新版本的Visual Elite可帮助硬件设计师们和C/C++编程者迅速使用SystemC语言创建系统。Visual Elite 允许用户熟悉语言后,使用预建图形模块创建系统并自行创建文本模块。 该工具的浏览器
上传时间: 2013-04-24
上传用户:东大小布
Mentor Graphics HDL Designer 工具套件,为客户带来生产力更高的设计输入、分析与管理功能,包括更强大的联机资料表格,无论设计复杂性如何,都能迅速建立高品质且结构良好的硬件描述语言。HDL Designer Series可协助工程师迅速输入和分析复杂的ASIC、FPGA和系统单芯片设计,让客户新产品于更短时间内上
标签: Designer 2010.2 Series HDL
上传时间: 2013-08-05
上传用户:hustfanenze
ALDEC公司的Active-HDL是一个开放型的仿真工具。 可支持几乎所有的FPGA/CPLD厂商的产品,设计输入可以原理图或硬件描述语言或有限状态机 方式
上传时间: 2013-07-14
上传用户:来茴
Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器
上传时间: 2013-04-24
上传用户:zukfu
ALDEC公司的Active-HDL是一个开放型的仿真工具。 可支持几乎所有的FPGA/CPLD厂商的产品,设计输入可以原理图或硬件描述语言或有限状态机 方式
上传时间: 2013-05-29
上传用户:1583060504