虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

USB3.0 af插座

  • Cadence PSD 15.0版本功能介绍

    随着PCB设计复杂程度的不断提高,设计工程师对 EDA工具在交互性和处理复杂层次化设计功能的要求也越来越高。Cadence Design Systems, Inc. 作为世界第一的EDA工具供应商,在这些方面一直为用户提供业界领先的解决方案。在 Concept-HDL15.0中,这些功能又得到了大度地提升。首先,Concept-HDL15.0,提供了交互式全局属性修改删除,以及全局器件替换的图形化工作界面。在这些全新的工作环境中,用户可以在图纸,设计,工程不同的级别上对器件,以及器件/线网的属性进行全局性的编辑。

    标签: Cadence 15.0 PSD 版本

    上传时间: 2013-11-12

    上传用户:ANRAN

  • Protel最新版本Altium Designer 6.0

    Altium Designer 6.0保留了包括全面集成化的版本控制系统的图形化团队设计功能,例如:内嵌了文档历史管理系统、新增强大的可以检测原理图与PCB  文件的差异的工程比较修正功能、元件到文档的链接功能。Altium Designer 6.0 存储管理器可以帮助比较并恢复旧的工程文件功能的高级文件控制和易用的备份管理;比较功能不仅能查找电气差异,也包括原理图与PCB 文档间图形变化;还提供无需第三方版本控制系统的完整的本地文件历史管理功能。强大的设计比较工具不仅可以随时用于同步原理图工程到PCB,也可以被用于比较两个文档,例如:两个网表、两张原理图、网表和PCB等等。还可以是元件与连通性比较。

    标签: Designer Protel Altium 6.0

    上传时间: 2014-12-08

    上传用户:wdq1111

  • PROE4.0安装方法

    PRO\E4.0安装方法 第一步:修改环境变量. 我的电脑----属性---高级---环境变量---新建---变量名:lang 值:chs (注:下载好的PRO/E有CD1 CD2 CD3 crack4.0) 第二步、许可证生成 在D盘新建一个文件夹PROE,再在PROE里面新建文件夹,命名为proewildfire,将安装文件里面的CRACK4.0文件夹复制到PROE里面,用记事本打开CRACK里面的PTC-LIC-4.0文件,你就找下HOSTID:00-11-D8-BB-5B-62,将00-11-D8-BB-5B-62复制起来,然后点击CD1- sutep(如果没有反应,找到CD1-dsrc--i486-nt----obj---PTCSETUP安装),安装界面会出现你的主机ID,把记事本里面的ID全部替换为你的主机ID(方法:编辑---替换,然后按要求选择填选,全部替换),保存(记得存在哪。等等有用)。

    标签: PROE 4.0 安装方法

    上传时间: 2013-11-23

    上传用户:yjj631

  • FPGA连接DDR2的问题讨论

    我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB LayOut时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?

    标签: FPGA DDR2 连接 问题讨论

    上传时间: 2013-10-21

    上传用户:jjq719719

  • 16通道USB2.0接口采集板

    为电力系统开关特性测试仪专门开发的数据采集及测试信号控制主控单元。DTE0802 同时具有 USB2.0 总线高速数据采集功能,可经 USB 电缆接入各种台式计算机、笔记本机、工控机连接,构成实验室、产品质量检验中心、特别是野外测控、医疗设备等领域的数据采集、波形分析和处理系统,也可构成工业生产过程控制监控测量系统。而且它具有体积小,即插即用等特点,因此是便携式系统用户的最佳选择。

    标签: USB 2.0 接口采集板

    上传时间: 2013-11-12

    上传用户:18602424091

  • Multisim_11.0详细的_安装 汉化 破解_全过程

    Multisim_11.0详细的_安装 汉化 破解_全过程

    标签: Multisim 11.0 汉化 破解

    上传时间: 2013-11-05

    上传用户:cainaifa

  • 力科PCIE 3.0系列文章之二——PCIE 3.0的动态均衡测试挑战

    因为PCIE 3.0信号的速率可以达到8Gb/s,而且链路通道走线也可能会很长,这可能会导致高速信号衰减过大,在接收端无法得到张开的眼图。因此在PCIE 3.0的Tx和Rx端均使用了均衡设置,以补偿长链路时高速信号的衰减。

    标签: PCIE 3.0 力科 动态均衡

    上传时间: 2013-10-27

    上传用户:894448095

  • 基于USB2.0的虚拟示波器项目申请答辩

    基于USB2.0的虚拟示波器项目申请答辩

    标签: USB 2.0 虚拟示波器 项目

    上传时间: 2015-01-03

    上传用户:杏帘在望

  • 5位数微电脑型盘面式电表(显示幕0.8″)

    特点: 精确度0.05%滿刻度±1位數 可量測交直流電流/交直流电压/電位計/傳送器/Pt-100/热电偶/荷重元/電阻等信号 显示范围-19999-99999可任意规划 具有自动归零或保持或开根号或双显示功能 小数点可任意规划 尺寸小,穩定性高

    标签: 0.8 微电脑 电表 显示幕

    上传时间: 2013-10-17

    上传用户:lionlwy

  • 微电脑型盘面式控制电表(显示幕0.56”)

    特点 精确度0.05%滿刻度 ±1位數 可量测 交直流電流/交直流电压/電位計/传送器/Pt-100/荷重元/電阻 等信号 显示范围0- ±19999可任意规划 具有自动归零与保持(开根号)功能 具有9段线性折補功能 4組警報功能 15BIT 类比输出功能 數位RS-485界面

    标签: 0.56 微电脑 控制 电表

    上传时间: 2013-10-12

    上传用户:gonuiln