VIP专区-嵌入式/单片机编程源码精选合集系列(75)资源包含以下内容:1. PCI9820数据采集卡的安装程序--可实现双缓存模式的。连续数据采集。.2. 此文件是一个源程序代码.3. 不错的入门例子.4. 3310 的好资料.5. lcd的资料.6. 大三时做的.7. m16 的adc.8. 51上做到tcpip.9. 另一个在mpc8272上产生usb sof帧的demo.10. PIC ICD2仿真器的原理图与PCB.11. SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C.12. quartusII 中文使用手册.13. 用中断方式编写的刷瓶显示程序.14. LCD液晶显示模块驱动程序.15. 基于2410开发板的嵌入式测试程序.16. 51系列的最简但功能齐全之spi总线的使用.17. WIGGLER小板原理图和PCB图.18. 杭州立宇泰的JTAG原理图.19. 在三星44b0开发板下可调试.20. jpeg压缩、解压的C源代码.21. 键盘去抖动CPLD设计经过验证,可以直接用数码管显示,同时也希望大家给于新想法.22. 采用Cypress EZ-USB设计原理图.23. 基于VxWorks的PCI设备驱动程序开发.24. Vx Works操作系统下PCI总线驱动设计.25. niosii实例程序供初学者使用.26. niosii c程序 niosii c程序.27. niosii c程序 niosii c程序.28. niosii c程序 niosii c程序.29. niosii c程序 niosii c程序.30. protel99se核心板原理图及相应PCB库2410.31. 最先进的信号机程序,经过很多重要场合测试通过.32. 该系统加入了led屏的硬件控制器.33. 44B0启动原代码.34. 目录文件结构: 用于s3c44b0 lcd_test ├─ main.c C语言主源文件 ├─ bmp.c 光标图案源文件 ├─ bmp.h 光标图案头文件 ├─ lcd.c LC.35. 晶杂管倒通角的控制!希望能给大家提供帮助!.36. 128*64串行输入数据.37. 红外解码,并带1602显示!希望能给大家提供帮助!.38. da0832的用法,希望能给大家提供帮助!.39. 24c08的用法!希望能给大家提供帮助!.40. ds1302时钟芯片的用法,希望能给大家提供帮助!.
标签: 汽车设计
上传时间: 2013-07-11
上传用户:eeworm
下载器 仿真器资料下载 msp430视频教程 msp430精品讲座 msp430技术资料 msp430开发环境.rar msp430常用工具.rar msp430基础资料 msp430 MSP430经典讲解.pdf MSP430电子教程 MSP430开发板.zip MSP430学习 MSP430原理图 MSP430单片机研发资料.zip MSP430单片机培训 MSP430全套权威视频 MSP430以太网开发板光盘.rar MSP430F169芯片资料 MSP430F149开发板 MSP430开发板板载USB型下载器.rar MSP430 JTAG 下载器.zip IAR_EWAVR_430F_FULL.zip IAR for msp430开发环境
上传时间: 2013-07-05
上传用户:eeworm
电压空间矢量脉冲宽度调制技术是一种性能优越、易于数字化实现的脉冲宽度调制方案。在常规SVPWM算法中,判定等效电压空间矢量所处扇区位置时需要进行坐标旋转和反正切三角函数的运算,计算特定电压空间矢量作用时间时需要进行正弦、余弦三角函数的运算以及过饱和情况下的归一化处理过程,同时,在整个SVPWM算法中还包含了无理数的运算,这些复杂计算不可避免地会产生大量计算误差,对高精度实时控制产生不可忽视的影响,而且这些复杂运算的计算量大,对系统的处理速度要求高,程序设计复杂,系统运行时间长,占用系统资源多。因此,从工程实际应用的角度出发,需要对常规SVPWM算法进行优化设计。 本文提出的优化SVPWM算法,只需进行普通的四则运算,计算非常简单,克服了上述常规SVPWM算法中的缺点,同时,采用交叉分配零电压空间矢量,并将零电压空间矢量的切换点置于各扇区中点的方法,达到降低三相桥式逆变电路中开关器件开关损耗的目的。SVPWM算法要求高速的数据处理能力,传统的MCU、DSP都难以满足其要求,而具有高速数据处理能力的FPGA/CPLD则可以很好的实现SVPWM的控制功能,在实时性、灵活性等方面有着MCU、DSP无法比拟的优越性。本文利用MATLAB/Simulink软件对优化的SVPWM系统原型进行建模和仿真,当仿真效果达到SVPWM系统控制要求后,在XilinxISE环境下采用硬件描述语言设计输入方法与原理图设计输入方法相结合的混合设计输入方法进行FPGA/CPLD的电路设计与输入,建立相同功能的SVPWM系统模型,然后利用ISESimulator(VHDL/Verilog)仿真器进行功能仿真和性能分析,验证了本文提出的SVPWM优化设计方案的可行性和有效性。
上传时间: 2013-06-27
上传用户:小儒尼尼奥
电压空间矢量脉冲宽度调制技术是一种性能优越、易于数字化实现的脉冲宽度调制方案。在常规SVPWM算法中,判定等效电压空间矢量所处扇区位置时需要进行坐标旋转和反正切三角函数的运算,计算特定电压空间矢量作用时间时需要进行正弦、余弦三角函数的运算以及过饱和情况下的归一化处理过程,同时,在整个SVPWM算法中还包含了无理数的运算,这些复杂计算不可避免地会产生大量计算误差,对高精度实时控制产生不可忽视的影响,而且这些复杂运算的计算量大,对系统的处理速度要求高,程序设计复杂,系统运行时间长,占用系统资源多。因此,从工程实际应用的角度出发,需要对常规SVPWM算法进行优化设计。 本文提出的优化SVPWM算法,只需进行普通的四则运算,计算非常简单,克服了上述常规SVPWM算法中的缺点,同时,采用交叉分配零电压空间矢量,并将零电压空间矢量的切换点置于各扇区中点的方法,达到降低三相桥式逆变电路中开关器件开关损耗的目的。SVPWM算法要求高速的数据处理能力,传统的MCU、DSP都难以满足其要求,而具有高速数据处理能力的FPGA/CPLD则可以很好的实现SVPWM的控制功能,在实时性、灵活性等方面有着MCU、DSP无法比拟的优越性。本文利用MATLAB/Simulink软件对优化的SVPWM系统原型进行建模和仿真,当仿真效果达到SVPWM系统控制要求后,在XilinxISE环境下采用硬件描述语言设计输入方法与原理图设计输入方法相结合的混合设计输入方法进行FPGA/CPLD的电路设计与输入,建立相同功能的SVPWM系统模型,然后利用ISESimulator(VHDL/Verilog)仿真器进行功能仿真和性能分析,验证了本文提出的SVPWM优化设计方案的可行性和有效性。
上传时间: 2013-07-30
上传用户:15953929477
本文完成了对MIPS-CPU的指令集确定,流水线与架构设计,代码编写,并且在x86计算机上搭建了称为gccmips_elf的仿真系统,完成了对MIPS-CPU硬件系统的模拟仿真,最终完成FPGA芯片的下载与实现。 @@ 本文完成了包含34条指令的MIPS-CPU指令集的制定,完成了整个MIPS-CPU的架构设计与5级流水线级数的确定。制定了整个CPU的主控制模块的状态转移图;根据MIPS-CPU的指令集的模式,完成了对不同模式下的指令的分析,给出了相应的取指,译码,产生新的程序存储器寻址地址,执行,数据存储器与寄存器文件回写的控制信号,完成取指令模块,译码模块,执行模块,数据回写等模块代码的编写,从而完成了流水线模块的代码设计。 @@ 重点分析了由于流水线设计而引入的竞争与冒险,分析了在不同流水线阶段可能存在的竞争与冒险,对引起竞争与冒险的原因进行了确定,并通过增加一些电路逻辑来避免竞争与冒险的发生,完成了竞争与冒险检测电路模块以及数据回写前馈电路模块的代码编写,从而解决了竞争与冒险的问题,使设计的5级流水线得以畅顺实现。 @@ 完成了MIPS-CPU的仿真系统平台的搭建,该仿真器用来对应用程序进行编译,链接与执行,生成相应汇编语言程序以及向量文件(16进制机器码);并且同时产生相关的Modelsim仿真,及Quartus II下载验证的文件。本设计利用该仿真系统来评估设计的MIPS-CPU的硬件系统,模拟仿真结果证明本文设计的MIPS-CPU可以实现正常功能。本论文课题的研究成功对今后从事专用RISC-CPU设计的同行提供了有益的参考。 @@ 最终将设计的MIPS-CPU下载到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II软件进行了编译与验证,对设计的MIPS-CPU的资源使用,关键路径上的时序,布线情况进行了分析,最终完成各个指标的检查,并且借助Quartus II软件内嵌的Signal Tap软件进行软硬件联合调试,结果表明设计的MIPS-CPU功能正常,满足约束,指标正确。 @@关键词 MIPS;流水线;竞争与冒险;仿真器;FPGA
上传时间: 2013-07-31
上传用户:gjzeus
通用异步收发器UART(Universal Asynchronous Receiver/Transmitter)是广泛使用的串行传输协议。串行外设用到异步串行接口一般采用专用集成电路实现。但是这类芯片一般包含许多辅助模块,而时常不需要使用完整的UART的功能和辅助功能,或者当在FPGA上设计时,需要将UART功能集成到FPGA内部而不能使用芯片。蓝牙主机控制器接口则是实现主机设备与蓝牙模块之间互操作的控制部件。当在使用蓝牙设备的时候尤其是在监控场所,接口控制器在控制数据与计算机的传输上就起了至关重要的作用。 论文针对信息技术的发展和开发过程中的实际需要,设计了一个蓝牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模块。使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。 本设计采用TOP-DOWN设计方法,整体上分为UART接口和蓝牙主机控制器接口两部分。首先根据UART和蓝牙主机控制器接口的实现原理和设计指标要求进行系统设计,对系统划分模块以及各个模块的信号连接;然后进行模块设计,设计出每个模块的功能,并用VHDL语言编写代码来实现模块功能;再使用ISE8.2I自带的仿真器对各模块进行功能仿真和时序仿真;最后进行硬件验证,在Virtex-II开发板上对系统进行功能验证。实现了发送、接收和波特率发生等功能,验证了结果,表明设计正确,功能良好,符合设计要求。
上传时间: 2013-07-13
上传用户:wfl_yy
电气与自动化工程学院为本科生和研究生开设了DSP原理及应用课程、DSP技术及其应用综合实验。根据我们学院所设置专业的特点,选择TI公司C2000系列DSP芯片作为主要学习内容,该课程的实践性很强,即实验是该课程的主要内容。我们针对TI公司C2000系列DSP芯片的工作原理、体系结构、指令系统和应用开发了一套实验平台――TMS320LF2407A实验箱,该实验箱内容丰富,易于扩展,可以做综合性的提高实验。为了方便实验教学,我们编写了实验箱的实验指导书。 该实验指导书共分为五章。第一章是概述,简单介绍TMS320LF2407A芯片的特点,DSP应用软件的开发流程和如何编写源程序和cmd文件。第二章介绍DSP的集成开发环境-CCS,即介绍CCS的安装、配置和使用。第三章介绍DSP的并口仿真器。第四章介绍我们开发的实验平台――TMS320LF2407A实验箱。第五章介绍在TMS320LF2407A的实验箱平台上进行的20个实验。 在电气与自动化工程学院DSP实验室的建设中,得到了美国TI公司大学计划的捐赠;得到合肥工业大学实验装置改造与研制基金和本科评建实验室建设项目的资助;学院领导给予了很大的重视和支持,院实验中心的老师们也做了大量的工作。在此一并表示感谢。 该实验指导书是第3版。第1版是李巧利、吴婷和徐科军针对TMS320LF2407A EVM板编写的,由徐科军审阅。在实验中,张瀚、陈智渊、余向阳、周杨、梅楠楠和曾宪俊等提出了修订意见。第2版是在第1版的基础上,针对张瀚和陈智渊研制的实验箱(由合肥工业大学实验基金资助),由陈智渊和张瀚编写,由徐科军审阅。第3版是在第2版的基础上,针对陈智渊、张瀚和周杨研制的实验箱(由合肥工业大学本科评建项目资助),由陈智渊完成初稿,由黄云志、张瀚、周杨和曾宪俊修订,由徐科军审阅。在实验指导书的编写过程中,参考了一些公司的资料和专家的书籍。由于编者水平有限,书中肯定存在不妥之处,敬请批评指正。
上传时间: 2013-06-26
上传用户:gut1234567
随着FPGA(FieldProgrammableGateArray)器件的应用越来越广泛且重要,FPGA的测试技术也得到了广泛重视和研究。基于FPGA可编程的特性,应用独立的测试(工厂测试)需要设计数个测试编程和测试向量来完成FPGA的测试,确保芯片在任何用户可能的编程下都可靠工作。 本论文正是针对上述问题,以XilinxXC4000E系列FPGA为主要的研究对象,在详细研究FPGA内部结构的基础上,基于“分治法”的基本思路对FPGA的测试理论和方法做了探索性研究。 研究完成了对可编程逻辑模块(ConfigrableLogicBlock)及其子模块的测试。主要基于“分治法”对CLB及其子模块进位逻辑(CLM)、查找表(LUT)的RAM工作模式等进行了测试划分,分别实现了以“一维阵列”为基础的测试配置和测试向量,以较少了测试编程次数完成了所有CLB资源的测试。 研究完成了对互连资源(ConfigrableInterconnectResource)的测试。基于普通数据总线的测试方法,针对互连资源主要由线段和NMOS开关管组成的特点及其自身的故障模型,通过手工连线实现测试配置,仅通过4次编程就实现了对其完全测试。 在测试理论研究的基础上,我们开发了能对FPGA器件进行实际测试的测试平台。基于硬件仿真器的测试平台通过高速光纤连接工作站上的EDA仿真软件,把软件语言描述的测试波形通过硬件仿真器转化为真实测试激励,测试响应再读回到仿真软件进行观察,能够灵活、快速的完成FPGA器件的配置和测试。该平台在国内首次实现了软硬件协同在线测试FPGA。在该平台支持下,我们成功完成了对各军、民用型号FPGA的测试任务。 本研究成果为国内自主研发FPGA器件提供了有力保障,具有重大科研与实践价值,成功解决了国外公司在FPGA测试技术上的垄断问题,帮助国产FPGA器件实现完全国产化。
上传时间: 2013-05-17
上传用户:wangyi39
针对常用电流模式的升压转换器结构,提出了一种高精度电流检测电路。该电路在保证响应速度的 前提下,通过增加电路环路增益,降低误差源等方法,提高检测电路的电流检测精度。与其他结构电路相 比,有结构简单,响应速度快,电流检测精度高的优点。基于Chartered 的0.35μm 的3.3 V/13.5 V CMOS 工 艺,使用Spectre 仿真器,对该电路进行了仿真与验证。结果证明,在输入电压为2.5 V~5.5 V,电感电流为 100 mA~500 mA,工作频率为1 MHz 的情况下,能够正常稳定工作,并且电流精度高达93%。
上传时间: 2013-04-24
上传用户:西伯利亚
抽油机井工况监测是石油生产过程中非常重要的环节,可以为油井提高泵效、高效管理提供可靠依据。随着石油工业的迅速发展,传统的人工操作远远不能满足现代化石油生产的要求。将远程监测系统应用于油井工况监测,可以降低工人劳动强度,提高生产效率和油田管理水平。针对目前已有油井工况监测系统存在的不足,本文研制出一种集计算机技术、电子技术和通信技术于一身、功能完善、可靠性高、成本低廉的抽油机井工况远程监测系统。 示功图是常用的用于判断抽油机井工作状况的方法,它是抽油机光杆在作往复运动的一个周期中,光杆相对位移与载荷的对应关系曲线。传统的利用拉线位移传感器获取位移的方式,不能实现长期连续的监测。本系统采用加速度传感器作为冲次传感器,获取每个周期的起始点,再利用拉线位移传感器对一个周期中按时间等分的点的位移进行标定,既解决了拉线位移不能长期连续监测的问题,又保证了位移的精度。 本系统由工况传感器、数据中继单元、数据中心和手持机四部分组成。安装在抽油井上的工况传感器定时获取并存储示功图数据,定时将数据发送到数据中继单元。由数据中继单元将多个工况传感器的示功图数据集中后,通过远程网络传送到数据中心。数据中心实现对所有示功图数据的存储、查询、分析和打印,并可以通过网络实现数据共享。手持机用于对工况传感器进行设置和标定,并可以现场获取示功图。 硬件电路采用低功耗设计方法,使用低电压、低功耗的基于ARM7内核的LPC2138/2148微处理器及微功率无线数传模块,将硬件电路功耗降到最低。采用SD卡作为存储器,增加了数据存储容量和数据可靠性。采用单轴加速度传感器ADXL105作为冲次传感器,具有高精度、低功耗、高可靠性的优点。CDMA模块采用基于CDMA1X数据通信网络的H7710,组成高速、永远在线、透明数据传输的数据通信网络。 软件设计遵循模块化设计思想,既考虑到各模块功能的实现,又兼顾了系统总体的协调性。本系统软件由工况传感器软件、手持机软件、数据中继单元软件及数据中心软件四部分组成。工况传感器软件、手持机软件和数据中继单元软件由ADS集成开发环境编写,并由AXD仿真调试器生成可执行代码,最后通过EasyJTAG仿真器下载到微处理器芯片中。数据中心运行于服务器/客户机工作模式,使用SQL Server数据库。数据中心处理软件由Visual Basic6.0编写,运行于Windows操作系统中。 通讯网络由无线数传网络和CDMA网络组成,工况传感器与数据中继单元组成无线数传网络,采用ISM工作频段,实现近距离无线通讯。数据中继单元作为无线数传网络的中心节点,通过CDMA网络与数据中心通信处理机相联,实现数据的远程传输。 本系统首次利用加速度传感器与拉线位移传感器相结合的方式,实现抽油井工况长期连续监测,提高了整个系统的可靠性;利用ARM单片机作为微处理器,低功耗电路设计,低功耗工作模式,延长了电池的寿命;无线数传网络与CDMA网络相结合,兼具无线数传网络与CDMA网络的优点,降低了整个系统的安装和运行费用;数据中心采用服务器/客户机工作模式,便于用户共享数据。目前该系统的各部分均经过硬件、软件及运行测试,已经在油田试运行。运行结果表明,该系统性能完善,运行可靠,安装及维护简便,取得了较好的效果。
上传时间: 2013-07-12
上传用户:ivan-mtk