虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Turbo-PROLOG

  • Verilog环境下的Turbo编/译码器实现

    Turbo码的verilog实现,可以运行。

    标签: verilog turbo

    上传时间: 2015-05-18

    上传用户:HongBingli

  • QPSK Turbo均衡理论

    QPSK Turbo均衡理论 不同均衡算法的比较,原理分析

    标签: Turbo QPSK 均衡

    上传时间: 2016-11-09

    上传用户:yuyuzai01

  • turbo码仿真

    turbo仿真的matlab源代码,可以选择是否进行删余,log-map,sova等编码形式

    标签: turbo 仿真

    上传时间: 2017-04-24

    上传用户:wanmorelove

  • DVB-RCS2 Turbo码max-log-map译码程序

    max-log-map,DVB-RCS,Turbo,译码,程序

    标签: max-log-map DVB-RCS Turbo 译码 程序

    上传时间: 2018-12-20

    上传用户:digitallife_wj

  • FPGA turbo编码IP核说明文件

    关于FPGA在vivado2018上设计Turbo编码的IP核应用说明文档

    标签: turbo FPGA IP核 编码

    上传时间: 2019-08-28

    上传用户:xwlsuperman

  • turbo码在MATLAB仿真中的误码率曲线

    turbo码在MATLAB仿真中的具体的调制解调模型的建立,以及最终的得到在高斯白噪声信道下的误码率曲线

    标签: MATLAB turbo 仿真 误码率

    上传时间: 2020-04-28

    上传用户:jimu123

  • Turbo码Matlab仿真程序

    该文档为Turbo码Matlab仿真程序讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: turbo码 matlab

    上传时间: 2022-01-24

    上传用户:wangshoupeng199

  • 串口编程源代码.rar

    《Visual C++Turbo C串口通信编程实践》配套代码。 在学校图书馆下的。共享一下。

    标签: 串口编程 源代码

    上传时间: 2013-05-26

    上传用户:13215175592

  • 基于FPGA的LDPC码的实现.rar

    低密度校验码(LDPC)是一种能逼近Shannon容量限的渐进好码,其长码性能甚至超过了Turbo码。低密度校验码以其迭代译码复杂度低,没有错误平层,码率和码长可灵活改变的优点成为Turbo码强有力的竞争对手。目前,LDPC码已广泛应用于深空通信、光纤通信、卫星数字视频和音频广播等领域,因此LDPC码编译码器的硬件实现已成为纠错编码领域的研究热点之一。 本文在分析LDPC码的基本编码结构基础上,首先研究了LDPC码的随机构造方法,并给出了有效的PEG算法实现方法,重点分析了用环消除(cycle elimination)算法实现的准循环LDPC码的构造。然后对LDPC码的几种不同译码算法进行分析比较,讨论了一种适合硬件实现的译码算法-TDMP算法,并对易于硬件实现的TDMP算法进行了性能仿真,仿真结果表明TDMP算法作为硬件实现的译码算法具有优异的性能优势。最后针对Altera公司的StratixEPIS25 FPGA芯片设计了一个基于TDMP算法的(4096,2048)非规则LDPC码译码器,内部用了4个单校验码译码器并行译1帧数据,3帧同时译码,作者详细介绍了该译码器芯片的设计过程和内部结构和工作流程。

    标签: FPGA LDPC

    上传时间: 2013-05-23

    上传用户:fujun35303

  • LDPC编码算法研究及其FPGA实现.rar

    LDPC(Low Density Parity Check)码是一类可以用非常稀疏的校验矩阵或二分图定义的线性分组纠错码,最初由Gallager发现,故亦称Gallager码.它和著名Turbo码相似,具有逼近香农限的性能,几乎适用于所有信道,因此成为近年来信道编码界研究的热点。 LDPC码的奇偶校验矩阵呈现稀疏性,其译码复杂度与码长成线性关系,克服了分组码在长码长时所面临的巨大译码计算复杂度问题,使长编码分组的应用成为可能。而且由于校验矩阵的稀疏特性,在长的编码分组时,相距很远的信息比特参与统一校验,这使得连续的突发差错对译码的影响不大,编码本身就具有抗突发差错的特性。 本文首先介绍了LDPC码的基本概念和基本原理,其次,具体介绍了LDPC码的构造和各种编码算法及其生成矩阵的产生方法,特别是准循环LDPC码的构造以及RU算法、贪婪算法,并在此基础上采用贪婪算法对RU算法进行了改进。 最后,选用Altera公司的Stratix系列FPGA器件EPls25F67217,实现了码长为504的基于RU算法的LDPC编码器。在设计过程中,为节省资源、提高速度,在向量存储时采用稀疏矩阵技术,在向量相加时采用通过奇校验直接判定结果的方法,在向量乘法中,采用了前向迭代方法,避开了复杂的矩阵求逆运算。结果表明,该编码器只占用约10%的逻辑单元,约5%的存储单元,时钟频率达到120MHz,数据吞吐率达到33Mb/s,功能上也满足编码器的要求。

    标签: LDPC FPGA 编码

    上传时间: 2013-06-09

    上传用户:66wji