用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波,占空比为50% 3. RESET:复位信号,低有效 三、输入信号说明: 输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成; A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。 B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保持“1”。 C:前5个时钟保持“0”,后面11个时钟保持“1”。 改进密勒码编码规则如下: 如果码元为逻辑“1”,用A信号表示。 如果码元为逻辑“0”,用B信号表示,但以下两种特例除外:如果出现两个以上连“0”,则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”,则用C信号表示,以下类推; “通信起始位”,用C信号表示; “通信结束位”,用“0”及紧随其后的B信号表示。 “无数据”,用连续的B信号表示。
上传时间: 2013-12-02
上传用户:wang0123456789
对TI公司的TMS320C31DSP芯片的设计方法进行了介绍。对其性能进行了分析,并给出了电路和程序设计实例。
上传时间: 2015-09-25
上传用户:ardager
图书管理系统毕业设计+源码 将要毕业的同学参考
上传时间: 2015-09-25
上传用户:Yukiseop
EIA(ELECTRONIC INDUSTRIES ALLIANCE)标准文档EIA-CEA-861-B,A DTV Profile for Uncompressed High Speed Digital Interfaces。
标签: ELECTRONIC INDUSTRIES ALLIANCE EIA-CEA
上传时间: 2015-09-27
上传用户:hphh
基于JAVA的ICQ系统的设计于实现 内容: 一.序言 二.设计 三.程序界面 四.程序的使用 参考资料 关于作者
上传时间: 2015-09-29
上传用户:lijinchuan
关于PCB版的开发所需要的注意的情况,可以加快开发速度,是个设计人员的必要参考
上传时间: 2013-12-14
上传用户:Divine
区域增长的算法实现: 1)根据图像的不同应用选择一个或一组种 子,它或者是最亮或最暗的点,或者是位 于点簇中心的点 2...通过像素集合的区域增长 算法实现: 区域A 区域B 种子像素增长.3)增长的规则 4) 结束条件.
上传时间: 2015-09-30
上传用户:wcl168881111111
一个基于VB的网络信息发送器,可做毕业设计参考
上传时间: 2013-12-19
上传用户:古谷仁美
2.7V低驱动电压热敏打印头,pdf文档,热敏打印机芯设计参考.
上传时间: 2015-10-01
上传用户:waitingfy
开发的基于B/S模式的网上书店,用JSP实现的,对于新手来说,是学习的好资料。
标签: 模式
上传时间: 2013-12-17
上传用户:cx111111