TAP
共 81 篇文章
TAP 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 81 篇文章,持续更新中。
Universal TUN/TAP device driver.
Universal TUN/TAP device driver.
Altera 内嵌逻辑分析仪Signal TapⅡ
一、Altera 内嵌逻辑分析仪Signal TapⅡ的使用。
ARMJTAG调试原理
介绍ARM JTAG调试的基本原理。基本的内容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介绍,在此基础上,结合ARM7TDMI详细介绍了的JTAG调试原理。
FPGA可配置端口电路的设计
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xil
用标准连续矢量格式文件对XC9500器件在系统编程,并用自动测试设备(ATE)或边界扫描工具对器件进行测试,降低了成本和减少不必要的损坏.pdf
XC9500 devices use a standard 4-wire Test Access Port<BR>(TAP) for both In-System Programming (ISP)
用标准连续矢量格式文件对XC9500器件在系统编程,并用自动测试设备(ATE)或边界扫描工具对器件进行测试,降低了成本和减少不必要的损坏
XC9500 devices use a standard 4-wire Test Access Port<BR>(TAP) for both In-System Programming (ISP)
signal TAP使用指南
详细介绍了altera的singnalTap的使用指南
用于画IC版图的skill程序
用于画IC版图的skill程序,skill程序快速定义用MultipartPath画Tap的template
FPGA可配置端口电路的设计.rar
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xil
低密度奇偶校验码编译码器的FPGA实现.rar
低密度奇偶校验(LDPC)码是由Gallager于1962年提出的一种基于稀疏校验矩阵的线性分组码,具有逼近香农限的良好译码性能。目前LDPC已被多家通信公司定为第四代移动通信手机中的纠错编码方案,因此LDPC码编译码器的硬件实现已成为纠错编码领域研究的热点问题之一。本文从理论研究和硬件实现两个方面对LDPC码进行了深入研究,并最终完成了LDPC码的编、译码硬件设计。 在理论研究方面,首先研究了L
基于FPGA的MIPS_CPU的设计.rar
本文完成了对MIPS-CPU的指令集确定,流水线与架构设计,代码编写,并且在x86计算机上搭建了称为gccmips_elf的仿真系统,完成了对MIPS-CPU硬件系统的模拟仿真,最终完成FPGA芯片的下载与实现。 @@ 本文完成了包含34条指令的MIPS-CPU指令集的制定,完成了整个MIPS-CPU的架构设计与5级流水线级数的确定。制定了整个CPU的主控制模块的状态转移图;根据MIPS-CPU的
83390067ARMJTAG.rar
这篇文章主要介绍ARM JTAG调试的基本原理。基本的内容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介绍,在此基础上,结合ARM7TDMI详细介绍了的JTAG调试原理
代替RT7331 ZCC7331可调光初级调整LED驱动器
<p>ZCC7331S是可調光定電流LED驅動器,它以準諧振模式工作,具有較高的效率表現。它使用初級側調整方式對輸出電流進行精確調節,無需使用次級側分流式調節器和光電耦合器,構成系統的元件數量少,成本低,節省板面空間。 </p><p><br style="-webkit-tap-highlight-color: rgba(0, 0, 0, 0); box-sizing: border-box; -
基于VXI总线的多功能边界扫描控制器
根据系统级边界扫描测试技术的应用需求,基于VXI总线的多功能边界扫描测试控制器具备三种操作模式:IEEE1149.1 TAP模式、IEEE1149.5主控制器模式和从控制器模式。由上位机控制模件组态到
IPC-A-610G 电子组件可接受性PCB检验国际标准规范文件 2017年11月发行,最新版。
<p>中文描述 IPC-A-610是一份使用非常广泛的电子组件验收文件。标准委员会的成员来自17个国家,他们提供数据和专业知识来完成升版工作,这份文件带来了最新的标准,以及许多新的修订的行业图片。 这是一份检查员、操作者和其他感兴趣人员必须具备的电子组件接收标准的文件。IPC-A-610是和J-STD-001协同开发的,并在本修订版中首次使用了IPC/WHMA-A-620。2017年11月翻译。<
ADXL345三轴加速度计高分辨率测量英文数据手册
<p>一般描述</p><p><br/></p><p>ADXL345是小、薄、低功耗、三轴加速度计高分辨率(13位)测量,最高可达16克数字。输出数据被格式化为16位补码并可访问。或者通过一个SPI(3或4线)或I2数字接口。</p><p><br/></p><p>ADXL345非常适合移动设备的应用程序。它倾斜传感应用中重力加速度的测量,以及运动引起的动态加速度或冲击。它的高分辨率(3.9毫克/ L
IPC J-STD-033D-CN-湿度、再流焊和工艺敏感器件的操作、包装、运输及使用
<p style="-webkit-tap-highlight-color: rgba(0, 0, 0, 0); white-space: normal; box-sizing: border-box; margin-top: 0px; margin-bottom: 15px; padding: 0px; border: 0px; font-size: 14px; color: rgb(64, 6
基于jtag接口电路测试系统的上位机软件设计与实现
<p>本文开发的上位机软件是在VS2010平台上基于MFC框架开发,并进行了以下几个方面的分析、设计与实现。</p><p>首先对边界扫描原理进行了研究,如TAP端口、TAP控制器、指令寄存器和数据寄存器等。在对原理有一定的了解后,分析了三种边界扫描测试电路扩展方式和边界扫描测试的流程。同时也对网表文件和BSDL文件的格式进行了分析,为之后对这两种文件进行读取做好准备。</p><p>接着对边界扫描测
Cadence Allegro 17.4 软件安装包
<p style="margin-right: auto; margin-bottom: 0px; margin-left: auto; padding-top: 5px; padding-bottom: 5px; -webkit-tap-highlight-color: transparent; text-indent: 2em; line-height: 1.8; font-size: 17p
Cadence Allegro 17.2 软件安装包
<p style="margin-right: auto; margin-bottom: 0px; margin-left: auto; padding-top: 5px; padding-bottom: 5px; -webkit-tap-highlight-color: transparent; text-indent: 2em; line-height: 1.8; font-size: 17p