虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SAP,ERP物流与运营统一化

  • 模块化UPS并联及控制技术研究.rar

    随着用户对供电质量要求的进一步提高,模块化UPS 并联系统获得了越来越广泛的应用。本文以模块化UPS为研究对象,根据电路结构,将其分为直流部分模块化和交流部分模块化分别进行讨论。整流环节对Boost-PFC 电路进行并联控制,实现直流部分的模块化;逆变环节在瞬时电压PID 控制的基础上,引入了瞬时均流的并联控制策略,实现交流部分的模块化。 介绍了有源功率因数校正技术的基本原理和控制思路,分析了单管双Boost-PFC电路的工作过程,并将其简化等效成常规的Boost 电路进行分析和控制。根据控制系统的结构,分别对电流控制环和电压控制环进行了分析,得出了电感电流主要受电流指令的影响,而输入输出电压差的影响则相对比较小;输出电压主要受参考给定指令电压、缓启给定指令电压以及输出电流等因素的影响。根据电流环和电压环的解析表达式,给出了并联控制的方法及原理。 对单相电路、三相电路以及多模块并联电路分别进行了仿真验证,对多模块的并联系统进行了实验验证。建立了单相逆变器的数学模型,并加入PID 控制器,得到了输出电压的解析表达式,得出逆变器输出电压与参考给定电压和输出电流有关。利用极点配置的方法得到了模拟域PID 控制器参数的计算公式,并采用后向差分法,将其转换到数字域,得到了数字PID 控制器参数与模拟域参数的换算关系。通过实验测试和曲线拟合的办法,得到了实际逆变器的电路参数。通过对所设计的数字PID 控制器进行仿真和实验,验证了理论分析和计算。建立了PID 电压闭环的多逆变器并联系统数学模型,分析得出并联系统的输出电压主要由系统中各模块的平均给定电压决定,同时也受较高次的输出谐波电流影响,受输出基波电流影响相对较小;环流主要受模块的给定电压与系统平均给定电压的偏差影响。针对环流产生的原因,提出了一种瞬时均流控制策略来减小系统环流对给定电压偏差的增益,从而达到瞬时均流的目的。 对两逆变模块并联的系统在各种工况下进行了仿真和实验,验证了理论分析的正确性和这种瞬时均流控制策略的可行性。

    标签: UPS 模块化 并联

    上传时间: 2013-04-24

    上传用户:ggwz258

  • 基于CAN总线的电池数据采集与管理系统的设计.rar

    控制器局域网(CAN)最初是由德国BOSCH公司为汽车的监测、控制系统设计的。它是一种有效的支持分布式控制或者实时控制的串行通信网络。由于其具有多主机、高性能以及高可靠性,CAN总线已经广泛应用于汽车电子控制、过程控制、机械工业、纺织机械、机器人、数控机床、医疗器械以及传感器等领域。CAN总线已经形成国际标准,并已被公认为几种最有前途的现场总线之一。 另一方面,随着电动车的技术的不断发展,电动车已经开始迈向了市场普及的道路。对于电动车电池的管理和维护越来越成为电动车发展的重点之一。由于CAN具有抗干扰性强、连接简单、无主通信等特点,非常适合用来实现实时数据的采集和传输。因此,本文利用CAN总线为基础设计了一个电池实时数据采集与管理系统,经分析、设计、编程和调试,在实际应用中得以实现。 该系统主要包括数据采集层,数据传输层和用户管理层三个部分。数据采集层的主要任务是电池实时数据的采集和发送;数据传输层的主要功能是通过CAN总线接收数据采集层发送的实时数据,并将其转换成RS232串口协议发送到上位机;用户管理层的主要功能是通过串口接收数据,实时显示,存储和分析。 论文完成的主要工作有: (1) 通过对系统需求的分析,将整个系统分为三个独立的层,分别进行了软硬件设计,实现了系统的模块化,增强了系统的应用性; (2) 详细的研究了CAN2.0B协议和SAE J1939协议,并在此基础上,编写了适合本设计的通讯协议; (3) 深入研究了MC9S12DG128芯片的硬件结构和软件设计方法; 本课题的创新点在于利用目前汽车工业广泛采用的CAN总线协议,设计了一套简单,高效,稳定的电池数据采集与管理系统,并在实际中得以应用。在系统设计过程中将整个系统分为3个层,大大提升了系统的模块化水平,有利于系统的扩展和维护。

    标签: CAN 总线 电池

    上传时间: 2013-07-07

    上传用户:1417818867

  • 基于FPGA的电压波动与闪变测量的数字化实现研究.rar

    随着我国工业和国民经济的快速发展,电网负荷急剧增加,特别是冲击性、非线性负荷所占比重不断加大,使得供电电压发生波动和闪变,严重影响着电网的电能质量。根据国际电工委员会(IEC)电磁兼容(EMC)标准IEC61000-3-7以及国标GB12326-2000,电压波动和闪变己成为衡量电能质量的重要指标。 电压波动和闪变作为衡量电能质量的重要指标,能更直接、迅速地反映出电网的供电质量。然而,目前国内还没有很好的电压波动与闪变测量的数字信号处理方法。为此,论文在深入研究电压波动和闪变测量技术的基础上,提出一种基于Simulink/DSP Builder的数字信号处理的FPGA设计方法,利用DSP Builder工具将Simulink的模型文件(.mdl)转化成通用的硬件描述语言VHDL文件,避免了VHDL语言手动编写系统的烦琐过程,从而能够将更多精力集中于系统算法的优化上。该方法充分利用Matlab/Simulink系统建模的优势,同时也能够发挥FPGA并行执行速度快、测量精度高的优点。 论文首先介绍了电压波动和闪变的基木概念、特征量,阐述了电压波动与闪变的测量原理,分析比较了现有测量方法和装置的特点和优劣。然后依据电压波动与闪变测量的IEC标准以及国家标准,在对电压波动与闪变测量模拟仿真的基础上研究其数字化实现方法,即采用数字滤波的方式在Simulink/DSP Builder工具下设计电压波动与闪变测量系统的数字模型。同时在ModelSim SE6.1d软件下进行了系统功能仿真,并且在Altera公司的FPGA设计软件QuartusⅡ6.0下进行了系统时序仿真。 仿真结果表明,基于Simulink/DSP Builder窗口化的数字信号处理的FPGA设计方案,设计简单、快捷高效,能够满足电压波动和闪变测量最初的系统设计要求,为进一步从事电压波动和闪变测量研究提供了一种全新的设计理念,具有一定的理论与现实意义。

    标签: FPGA 电压波动 测量

    上传时间: 2013-07-10

    上传用户:笨小孩

  • 基于FPGA的分布式采集系统时钟同步控制技术研究与实现.rar

    随着电子技术的快速发展,各种电子设备对时间精度的要求日益提升。在卫星发射、导航、导弹控制、潜艇定位、各种观测、通信等方面,时钟同步技术都发挥着极其重要的作用,得到了广泛的推广。对于分布式采集系统来说,中心主站需要对来自于不同采集设备的采集数据进行汇总和分析,得到各个采集点对同一事件的采集时间差异,通过对该时间差异的分析,最终做出对事件的准确判断。如果分布式采集系统中的各个采集设备不具有统一的时钟基准,那么得到的各个采集时间差异就不能反映出实际情况,中心主站也无法准确地对事件进行分析和判断,甚至得出错误的结论。因此,时钟同步是分布式采集系统正常运作的必要前提。 目前国内外时钟同步领域常用的技术有GPS授时技术,锁相环技术和IRIG-B 码等。GPS授时技术虽然精度高,抗干扰性强,但是由于需要专用的GPS接收机,若单纯使用GPS 授时技术做时钟同步,就需要在每个采集点安装接收机,成本较高。锁相环是一种让输出信号在频率和相位上与输入参考信号同步的技术,输出信号的时钟准确度和稳定性直接依赖于输入参考信号。IRIG-B 码是一种信息量大,适合传输的时间码,但是由于其时间精度低,不适合应用于高精度时钟同步的系统。基于上述分析,本文结合这三种常用技术,提出了一种基于FPGA的分布式采集系统时钟同步控制技术。该技术既保留了GPS 授时的高精确度和高稳定性,又具备IRIG-B时间码易传输和低成本的特性,为分布式采集系统中的时钟同步提供了一种新的解决方案。 本文中的设计采用了Ublox公司的精确授时GPS芯片LEA-5T,通过对GPS芯片串行时间信息解码,获得准确的UTC时间,并实现了分布式采集系统中各个采集设备的精确时间打码。为了能够使整个分布式采集系统具有统一的高精度数据采集时钟,本论文采用了数模混合的锁相环技术,将GPS 接收芯片输出的高精度秒信号作为参考基准,生成了与秒信号高精度同步的100MHZ 高频时钟。本文在FPGA 中完成了IRIG-B 码的编码部分,将B 码的准时标志与GPS 秒信号同步,提高了IRIG-B 码的时间精度。在分布式采集系统中,IRIG-B时间码能直接通过串口或光纤将各个采集点时间与UTC时间统一,节约了各点布设GPS 接收机的高昂成本。最后,通过PC104总线对时钟同步控制卡进行了数据读取和测试,通过实验结果的分析,提出了改进方案。实验表明,改进后的时钟同步控制方案具有很高的时钟同步精度,对时钟同步技术有着重大的推进意义!

    标签: FPGA 分布式 采集

    上传时间: 2013-08-05

    上传用户:lz4v4

  • 基于FPGA的SDI接口的研究与开发.rar

    串行数字接口SDI是目前使用最广泛的数字视频接口。它是遵循SMPTE-259M和EBtJ-Tech-3267标准制定的,己经被世界上众多数字视频设备生产厂家普遍采纳并作为标准视频接口,主要用在非线性编辑系统、视频服务器、虚拟演播室以及数字切换矩阵和数字光端机等场合。 以往的SDI接口在实现方法上有成本高、灵活性低等缺点,针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II处理器系统,将SDI接口以IP核形式嵌入到FPGA内部,从而提高系统的集成度,使之具有视频数据处理速度快、实时性强、性价比高的特点。具体研究内容包括: 1.在分析SDI接口的硬件结构和工作原理的基础上,提出了串行数字接口的嵌入式系统设计方法,完成了SDI接口卡的FPGA芯片内部配置以及驱动电路、均衡电路、电源电路等硬件电路设计。 2.采用软逻辑方法实现SDI接口的传输功能,进行了具体的模块化设计与仿真。 3.引入Nios II嵌入式软核处理器对数据进行处理,设计了视频图像数据的采集程序。 该传输系统以Altera公司的Cyclone II EP2C35F672C8为核心芯片,通过发送和接收电路的共同作用,能够完成标清数字视频信号的传输,初步确立了以SDI接口为数据源的视频信号传输系统的整体模式和框架。

    标签: FPGA SDI 接口

    上传时间: 2013-07-31

    上传用户:zttztt2005

  • 基于FPGA的OFDM调制解调器的设计与实现.rar

    正交频分复用(OFDM)技术是一种多载波数字调制技术,具有频谱利用率高、抗多径干扰能力强、成本低等特点,适合无线通信的高速化、宽带化及移动化的需求,将成为下一代无线通信系统(4G)的核心调制传输技术。 本文首先描述了OFDM技术的基本原理。对OFDM的调制解调以及其中涉及的特性和关键技术等做了理论上的分析,指出了OFDM区别于其他调制技术的巨大优势;然后针对OFDM中的信道估计技术,深入分析了基于FFT级联的信道估计理论和基于联合最大似然函数的半盲分组估计理论,在此基础上详细研究描述了用于OFDM系统的迭代的最大似然估计算法,并利用Matlab做了相应的仿真比较,验证了它们的有效性。 而后,在Matlab中应用Simulink工具构建OFDM系统仿真平台。在此平台上,对OFDM系统在多径衰落、高斯白噪声等多种不同的模型参数下进行了仿真,并给出了数据曲线,通过分析结果可正确评价OFDM系统在多个方面的性能。 在综合了OFDM的系统架构和仿真分析之后,设计并实现了基于FPGA的OFDM调制解调系统。首先根据802.16协议和OFDM系统的具体要求,设定了合理的参数;然后从调制器和解调器的具体组成模块入手,对串/并转换,QPSK映射,过采样处理,插入导频,添加循环前缀,IFFT/FFT,帧同步检测等各个模块进行硬件设计,详细介绍了各个模块的设计和实现过程,并给出了相应的仿真波形和参数说明。其中,针对定点运算的局限性,为系统设计并自定义了24位的浮点运算格式,参与傅立叶反变换和傅立叶变换的运算,在系统参数允许的范围内,充分利用了有限资源,提高了系统运算精度;然后重点描述了基于FPGA的快速傅立叶变换算法的改进、优化和设计实现,针对原始快速傅立叶变换FPGA实现算法运算空闲时间过多,资源占用较大的问题,提出了带有流水作业功能、资源占用较少的快速傅立叶变换优化算法设计方案,使之运用于OFDM基带处理系统当中并加以实现,结果满足系统参数的需求。最后以理论分析为依据,对整个OFDM的基带处理系统进行了系统调试与性能分析,证明了设计的可行性。 综上所述,本文完成了一个基于FPGA的OFDM基带处理系统的设计、仿真和实现。本设计为OFDM通信系统的进一步改进提供了大量有用的数据。

    标签: FPGA OFDM 调制解调器

    上传时间: 2013-07-25

    上传用户:14786697487

  • 基于DSPFPGA的图像识别系统设计与实现.rar

    近年来,图像处理与识别技术得到了迅速的发展。人们已经充分认识到图像处理和识别技术是认识世界、改造世界的重要手段。目前,图像识别技术已应用到很多领域,渗入到各行各业,在医学、公安、交通、工业等领域具有广阔的应用前景。 这篇论文介绍了一种基于DSP+FPGA构架的实时图像识别系统。DSP作为图像识别模块的核心,负责图像识别算法的实现;FPGA作为图像采集模块的核心,负责图像的采集,并且完成预处理工作。图像识别算法的运算量大,并且控制复杂,对系统的性能要求很高。DSP的特殊结构和优良性能很好地满足了系统的需要,而FPGA的高速性和灵活性也保证了系统实时性,并且简化了外围电路,减少了系统设计难度。 系统使用模板匹配和神经网络算法对数字0~9进行识别。模板匹配一般适用于识别规范化的数字、字符等小型字符集(特别是同一字体的字符集)。由于结构比较简单,系统处理能力强,模板匹配的识别速度快并且识别率高,取得很好的效果。神经网络所具有的分布式存储、高容错性、自组织和自学习功能,使其对图像识别问题显示出极大的优越性。 研究表明,在DSP+FPGA的构架上实现的图像识别系统,具有结构灵活、通用性强的特点,适用于模块化设计,有利于提高算法的效率。系统可以充分发挥和结合DSP和FPGA的优势,准确快速地实现图像识别。通过软、硬件的灵活组合,系统可以实现图像处理大部分的相关功能,使之能够运用到工业视觉检测、汽车牌照识别等系统中。

    标签: DSPFPGA 图像识别 系统设计

    上传时间: 2013-06-18

    上传用户:com1com2

  • 基于ARM和USB2.0的瞬变电磁数据采集系统的研究与设计

    瞬变电磁法作为一种重要的地球物理探测方法,由于它在时间和空间上的可分性,使得这种方法简单易行,信息丰富,精度较高,低成本,见效快,从而在矿藏勘探、钻井和海洋勘探等领域得到了广泛的应用。随着接收仪器的数字化和智能化,发射功率的增大,数字模型计算正反演的应用,解释水平的提高,瞬变电磁法可解决的地质问题不断扩大,几乎涉及了物探工作的各个领域:矿产勘探,构造探测,水文与工程、地质调查,环境调查与监测以及考古等。近年来,在找水、市政工程、土壤盐碱化和污染调查、浅层石油构造填图,以及矿井突水预测等领域都取得了良好效果。 瞬变电磁法探测系统包括发射机和接收机两部分。接收机用作在噪声中提取由发射机发射的一次场信号在地下导体中感应出的二次场信息,其信息反映了地下导体的电阻率差异,通过对该信息数据的处理了解探测目标的特性从而达到探测的目的。 瞬变电磁信号具有早期信号幅度大、衰减快,而中晚期信号幅度小、衰减慢的大动态范围的特点。因此,必须设计出能适应这种瞬时变化快、动态范围大数据信号要求的高性能数据采集系统。同时,瞬变电磁探测系统的工作环境大都是在野外,因此,为适应野外工作的需要,数据采集卡尤其要有较低的功耗。 本论文在总结其他数据采集系统设计的基础上,提高采样速率和采样精度、采用分段放大技术避免放大饱和和实现对小信号的有效识别、改用ARM作为核心处理器实现对接收机的有效控制、改进USB2.0的实际传输速度、改用自适应滤波法等噪声抑制方法组合实现抗干扰和噪声滤除设计,成功设计和实现了一套基于ARM和USB2.0的瞬变电磁数据采集系统,该系统具有高性能,低功耗,抗干扰能力强,低成本的特点,已成功应用于瞬变电磁探测实践,并取得良好效果,极大的满足了瞬变电磁探测系统的需要。同时,该系统对于其他数据采集系统的设计具有一定的借鉴意义。

    标签: ARM 2.0 USB 瞬变电磁

    上传时间: 2013-06-21

    上传用户:txfyddz

  • 基于ARM内核的小型化Bootloader的设计与实现

    嵌入式系统发展到今天,应用越来越复杂,功能越来越强大,这就使得我们在嵌入式开发中必须加入对操作系统的支持,由此,产生了Bootloader的应用。作为嵌入式系统中的启动模块,Bootloader的作用就是引导和加载操作系统内核镜像。Bootloader的设计与移植工作已经成为嵌入式系统开发中的重要环节。 在实际的嵌入式系统开发项目中,人们经常选择移植通用Bootloader,例如U-Boot到自己的目标板。U-Boot虽然支持多种嵌入式操作系统和处理器架构,功能设置高度灵活,设备驱动丰富,但U-Boot代码组织结构过于庞大,启动流程机理和文件间的依赖关系复杂,这使得采用U-Boot进行Bootloader的开发往往会不得要领;另一方面,嵌入式系统是资源受限的,为了更好的适应市场,嵌入式产品的开发极其重视成本。以U-Boot-1.1.4来说,其源代码大小就有38.4M,移植后生成的可执行bin文件一般也要500K以上,这对于宝贵的Flash资源来说无疑是种浪费。 论文以ARM内核处理器应用为切入点,设计了一种小型ARMBootloader-MicroBootloader。在理论上,通过对Bootloader的分析,总结了其主要功能、启动过程,提出了Bootloader设计的典型框架,并按照这一典型框架对MicroBootloader进行了总体设计。在实现上,采用模块化设计原则组织源文件,使得整个MicroBootloader组织结构清晰简洁,便于维护与扩展,方便针对不同硬件平台的移植进行修改。 论文的创新点在于做到了代码量大小与功能的平衡。整个文件组织只有37个文件,代码总计为208K,生成的可执行bin文件仅35K。通过实验验证,MicroBootloader完全能够完成Bootloader的基本功能,其扩展功能也能实现下载操作系统镜像,并让其在目标板上成功运行,具有一定的现实意义和后续应用开发价值。

    标签: Bootloader ARM 内核

    上传时间: 2013-04-24

    上传用户:qweqweqwe

  • 基于ARM的915MHz射频识别读卡器研究

    射频识别(RFID,Radio Frequency Identification)是一种利用电磁波双向传输实现自动识别的技术。近年来,射频识别技术在物流、交通、身份识别等生产生活领域的应用日益扩大。相比于13.56MHz射频识别系统,915MHz射频识别系统在识别距离,阅读速度方面有更大的优势,是目前射频识别产品研究的热点。 本文在理解ISO/IEC18000-6C协议的基础上,首先研究用于本系统的基本理论,包括射频识别技术和嵌入式技术,提出一款基于ISO/IEC18000-6C协议的915MHz射频识别读卡器的解决方案。在硬件部分,以Intel公司开发的R1000作为射频收发模块的核心;选用ATMEL公司的ARM处理器AT91SAM7S256作为控制单元的主控制器,在ARM处理器上运行μC/OS-II嵌入式实时操作系统,采用多任务实现和其他功能模块的通信。软件部分为系统移植了μC/OS-II操作系统,使用C与汇编语言的混合编程编写Bootloader,编写了各种硬件设备的驱动程序,使用C语言实现了串行通信程序,实现与上位机通信并实现对程序的更新。本文所设计的射频识别系统具有模块化设计、高可靠性等特点。实验表明,这种设计方案能够达到ISO/IEC18000-6C协议要求。

    标签: ARM 915 MHz 射频识别

    上传时间: 2013-07-18

    上传用户:zklh8989