擘划新一代SoC验证平台
预制与定制FPGA式原型板加入协同仿真(co-emulation and co-simulation)功能,能够提供高速、高能见度平台,实现SoC的快速、早期验证。
RISC+SOC技术资料下载专区,收录432份相关技术文档、开发源码、电路图纸等优质工程师资源,全部免费下载。
预制与定制FPGA式原型板加入协同仿真(co-emulation and co-simulation)功能,能够提供高速、高能见度平台,实现SoC的快速、早期验证。
Source code for OmniVision 9650 sensor on Samsung S3C2440A SOC
PAN2416AV芯片是工作在2.400~2.483GHz世界通用ISM频段的单片无线收发芯片。该芯片集成射频收发机、频率发生器、晶体振荡器、调制解调器和低功耗MCU等功能模块,并且支持一对多组网和带ACK的通信模式。用户通过MCU的I/O...
G.729A是国际电信联盟(ITU)于1996年提出的一种语音压缩标准,在G.729基础上进行了必要的简化,该算法是一种共轭结构代数码激励线性预测(CS—ACELP)的8 kbits语音编码算
这是一个Verilog HDL编写的RISC cpu的程序,该程序共10个子程序,实现了简单的RISC cpu,可供初学者参考,学习硬件描述语言,及设计方法。该程序通过了modelsim仿真验证。
·摘要: 介绍了一种基于RISC+DSP架构的VFAST芯片的H.324系统的实现方案,介绍了VFAST芯片的基本构架,H.324系统的基本结构,并分别描述了H.324系统的各个子系统的实现方法,并提出了相应的改进方法.&nbs...
verilog RISC8 cpu CORE 8位RISC CPU 内核源码(VERILOG 版)