vss 使用手册 首都师范大学 方海光 著 本文档介绍了 visual source safe 6.0 的安装和使用 ,初级使用者的入门教程
上传时间: 2017-01-02
上传用户:sevenbestfei
FPGA设计用工具QUARTUS II的使用说明文档
上传时间: 2017-03-18
上传用户:杜莹12345
//9488定时器B功能测试 9488定时器B功能测试B:DAMI调试通过: 9488 8位定时器B的使用 有关的I/O为三个:TBPWM(输出)(P1.0) 模式有:间隔定时功能,PWM模式 有定时中断:定时器B溢出中断
上传时间: 2017-06-01
上传用户:ryb
Quartus中fft ip core的使用(modelsim 仿真FFT ip core 结合QUARTUS II 联合调试)
标签: core modelsim Quartus QUARTUS
上传时间: 2017-07-31
上传用户:love1314
quartus II的入门与提高。进一步深入介绍该软件的使用。
上传时间: 2013-12-09
上传用户:yy541071797
Quartus-II使用教程-完整实例 很好的例程 推荐
标签: Quartus-II
上传时间: 2022-06-11
上传用户:
1Quartus II软件的安装2Quartus II软件的使用、开发板的使用本章将通过3个完整的例子,一步一步的手把手的方式完成设计,完成这3个设计,并得到正确的结果,将会快速、有效的掌握在Altera Quartusll软件环境下进行FPGA设计与开发的方法、流程,并熟悉开发板的使用。2.1原理图方式设计3-8译码器一、设计目的1、通过设计一个3-8译码器,掌握祝组合逻辑电路设计的方法。2、初步了解Quartusll采用原理图方式进行设计的流程。3、初步掌握FPGA开发的流程以及基本的设计方法、基本的仿真分析方法。二、设计原理三、设计内容四、设计步骤1、建立工程文件1)双击桌面上的Quartus II的图标运行此软件。
上传时间: 2022-07-18
上传用户:
Quartus II Crack Altera 6.0~11.0
上传时间: 2013-07-23
上传用户:eeworm
使用Quartus II Timequest时序分析器约束分析设计
上传时间: 2013-11-12
上传用户:yy_cn
1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用MagicSOPC实验箱的光盘例程时,使用Quartus II编译工程时出现编译错误,错误提示信息如图1.1、图1.2所示。
上传时间: 2013-11-18
上传用户:zhyiroy