虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Modelsim-win

  • 在利用FPGA实现数字信号处理方面

    在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。

    标签: FPGA 数字信号处理 方面

    上传时间: 2015-08-14

    上传用户:wsf950131

  • 分区表备份器 miniTO 源码 现传上源码...希望能对正学习DOS,WINDOWS,磁盘和编程者有点帮助... 内含纯DOS,WIN32控制台和WIN32 GUI三个版本.它们生成的备份文

    分区表备份器 miniTO 源码 现传上源码...希望能对正学习DOS,WINDOWS,磁盘和编程者有点帮助... 内含纯DOS,WIN32控制台和WIN32 GUI三个版本.它们生成的备份文件可以在任何版本中使用. WIN32 GUI版本暂使用备份功能(其他模块也都已全部写好,全是完整的,现在仅开启备份功能),如果想使用还原替换和比较功能,可自行打开调用的开关或加几句调用的代码就可以了, 一会儿我再把它们加上去,... (在WIN,打印功能是不能使用直接使用DOS的代码的,要把它们先送到编辑框的缓冲区再显示的...有兴趣的也可自己弄...) 因刚刚从DOS代码转写成WIN,程序提示还没有完全改写成WIN的,printf()等还留在里面,不过对编译没有影响,有时间可以改写掉, 因时间关系,没有详细的注释,不过在写的时候,变量名字基本是根据其功能起的,所以,对程序的代码思路还是不难理解的

    标签: DOS WIN WINDOWS miniTO

    上传时间: 2015-10-05

    上传用户:恋天使569

  • 现传上源码...希望能对正学习DOS,WINDOWS,磁盘和编程者有点帮助... 内含纯DOS,WIN32控制台和WIN32 GUI三个版本.它们生成的备份文件可以在任何版本中使用. DOS版

    现传上源码...希望能对正学习DOS,WINDOWS,磁盘和编程者有点帮助... 内含纯DOS,WIN32控制台和WIN32 GUI三个版本.它们生成的备份文件可以在任何版本中使用. DOS版具有全部功能 WIN版控制台 暂未开启打印功能 WIN版GUI 暂未开启比较和打印功能 WIN32 版本的暂未开启的功能的模块都是完整的,如果想使用,可自行打开调用的开关或加几句调用的代码就可以了, 以后有时间我再把它们加上去,...) (在WIN,打印功能是不能使用直接使用DOS的代码的,要把它们先送到编辑框的缓冲区再显示的...有兴趣的也可自己弄...) 因刚刚从DOS代码转写成WIN,程序提示还没有完全改写成WIN的,printf()等还留在里面,不过对编译没有影响,有时间可以改写掉, 因时间关系,没有详细的注释,不过在写的时候,变量名字基本是根据其功能起的,所以,对程序的代码思路还是不难理解的

    标签: DOS WIN WINDOWS 32

    上传时间: 2015-10-08

    上传用户:leixinzhuo

  • 8位的a/d行为模型

    8位的a/d行为模型,可以应用于modelsim等环境下的仿真,不可综合。

    标签: 8位 行为模型

    上传时间: 2014-01-06

    上传用户:invtnewer

  • 静态随机读取存储器行为模型

    静态随机读取存储器行为模型,可以应用于modelsim环境的仿真。

    标签: 随机 读取 存储器 行为模型

    上传时间: 2013-12-25

    上传用户:woshini123456

  • 如果应用程序在共享 DLL 中使用 MFC

    如果应用程序在共享 DLL 中使用 MFC,且应用程序使用的语言不是 操作系统的当前语言,则需要从 Microsoft Visual C++ 光盘上 Win\System 目录下将相应的本地化资源 MFC70XXX.DLL

    标签: DLL MFC 应用程序

    上传时间: 2014-01-10

    上传用户:asasasas

  • 学生通讯管理系统是本人的课程设计

    学生通讯管理系统是本人的课程设计,在win-TC环境下编译通过,在DOS下运行。完成学生基本信息的录入,查询,删除等操作。适合C语言初学者参考。

    标签: 通讯 管理系统

    上传时间: 2014-01-03

    上传用户:shizhanincc

  • 本代码介绍了使用VHDL开发FPGA的一般流程

    本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。

    标签: VHDL FPGA 代码 流程

    上传时间: 2014-01-12

    上传用户:hj_18

  • 用VHDL写的运动计时表程序

    用VHDL写的运动计时表程序,用Modelsim仿真已经通过,帖出来与大家分享。

    标签: VHDL 计时 程序

    上传时间: 2014-01-25

    上传用户:banyou

  • riscMCU的VHDL实现

    riscMCU的VHDL实现,内附有modelsim仿真testbench和文档说明

    标签: riscMCU VHDL

    上传时间: 2014-12-02

    上传用户:daoxiang126