PCB板的线宽、覆铜厚度与通过的电流对应的关系 宽度(mm) 电流(A) 宽度(mm) 电流(A) 宽度(mm) 电流(A)0.15 0.2 0.15 0.5 0.15
上传时间: 2013-06-28
上传用户:gzming
USB TO RS232驱动,在配置的时候会用到,适合hl usb转RS232。USB转串口线COM USB-RS232九针串口。安装好即可使用usb to rs232 转换设备。
上传时间: 2013-07-23
上传用户:myworkpost
从生产制作工艺的角度介绍了多层印制电路板(以下简称多层板)设计时应考虑的主要因素,阐述了外形与布局,层数与厚度,孔与焊盘,线宽与间距的影响因素,设计原则及其计算关系.文中结合生产实践对重
上传时间: 2013-05-25
上传用户:wdq1111
人体血液成份的无创检测是生物医学领域尚未攻克的前沿课题之一,动态光谱法在理论上克服了其它检测方法难以逾越的障碍——个体差异和测量条件对检测结果的影响。实现动态光谱检测,其关键在于采集多波长的光电容积脉搏波信号,并对其进行处理。针对动态光谱检测中信号微弱、信噪比低、处理数据量大的特点,本文设计了基于FPGA和面阵CCD摄像头的动态光谱数据采集与预处理系统,提高检测精度,采集出满足动态光谱信号提取要求的光电脉搏波;并对动态光谱频域提取法的核心算法FFT的FPGA实现进行研究。 课题提出用高灵敏度的面阵CCD摄像头替代常规光栅光谱仪中的光电接收器,实现对多波长的光电容积脉搏波的检测。结合面阵CCD的二维图像特点,采用信号累加法去除噪声,提高信号的信噪比。 创新性的提出一种不同于以往的信号累加方法——将处于同一行的视频信号在采样过程中直接累加,然后再进行传输和存储。不同于帧累加和异行累加,这种同行累加方式不但大大的提高了信号的信噪比,同时减小了数据的传输速度和传输量,降低了对存储器容量的要求,改善了动态光谱信号检测系统的性能。 针对面阵CCD摄像头输出的复合视频信号的特点,设计视频信号解调电路,得到高速、高精度的数字视频信号和准确的视频同步信号,用于后续的视频信号采集与处理。 根据动态光谱信号检测和视频信号采集的要求,选择可编程逻辑器件FPGA作为硬件平台,设计并实现了基于FPGA和面阵CCD摄像头的光电脉搏波采集与预处理系统。该系统实现了视频信号的精确定位,通过光谱信号的高速同行累加,实现了光电脉搏波信号的高精度检测。系统采用基于FPGA的Nios II嵌入式处理器系统,通过对其应用程序的开发,可靠的实现了数据的采集、传输和存储,提高了系统的集成度,降低了开发成本。 为实现动态光谱信号的频域提取,研究了基于FPGA的FFT实现方案,对各关键模块进行设计,为动态光谱信号的进一步处理打下良好的基础。 最后,通过实验证明了系统数据采集的正确性和信号预处理的可行性,得到了符合动态光谱信号提取要求的脉搏波信号。
上传时间: 2013-04-24
上传用户:cknck
BGA布线指南 BGA CHIP PLACEMENT AND ROUTING RULE BGA是PCB上常用的组件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包装,简言之,80﹪的高频信号及特殊信号将会由这类型的package内拉出。因此,如何处理BGA package的走线,对重要信号会有很大的影响。 通常环绕在BGA附近的小零件,依重要性为优先级可分为几类: 1. by pass。 2. clock终端RC电路。 3. damping(以串接电阻、排组型式出现;例如memory BUS信号) 4. EMI RC电路(以dampin、C、pull height型式出现;例如USB信号)。 5. 其它特殊电路(依不同的CHIP所加的特殊电路;例如CPU的感温电路)。 6. 40mil以下小电源电路组(以C、L、R等型式出现;此种电路常出现在AGP CHIP or含AGP功能之CHIP附近,透过R、L分隔出不同的电源组)。 7. pull low R、C。 8. 一般小电路组(以R、C、Q、U等型式出现;无走线要求)。 9. pull height R、RP。 中文DOC,共5页,图文并茂
上传时间: 2013-04-24
上传用户:cxy9698
随着印制电路板功能的日益增强,结构日趋复杂,系统中各个功能单元之间的连线间距越来越细密,基于探针的电路系统测试方法已经很难满足现在的测试需要。边界扫描测试(BST)技术通过将边界扫描寄存器单元安插在集成电路内部的每个引脚上,相当于设置了施加激励和观测响应的内建虚拟探头,通过该技术可以大大的提高数字系统的可观测性和可控性,降低测试难度。针对这种测试需求,本文给出了基于FPGA的边界扫描控制器设计方法。 完整的边界扫描测试系统主要由测试控制部分和目标器件构成,其中测试控制部分由测试图形、数据的生成与分析及边界扫描控制器两部分构成。而边界扫描控制器是整个系统的核心,它主要实现JTAG协议的自动转换,产生符合IEEE标准的边界扫描测试总线信号,而边界扫描测试系统工作性能主要取决与边界扫描控制器的工作效率。因此,设计一个能够快速、准确的完成JTAG协议转换,并且具有通用性的边界扫描控制器是本文的主要研究工作。 本文首先从边界扫描技术的基本原理入手,分析边界扫描测试的物理基础、边界扫描的测试指令及与可测性设计相关的标准,提出了边界扫描控制器的总体设计方案。其次,采用模块化设计思想、VHDL语言描述来完成要实现的边界扫描控制器的硬件设计。然后,利用自顶向下的验证方法,在对控制器内功能模块进行基于Testbench验证的基础上,利用嵌入式系统的设计思想,将所设计的边界扫描控制器集成到SOPC中,构成了基于SOPC的边界扫描测试系统。并且对SOPC系统进行软硬件协同仿真,实现对边界扫描控制器的功能验证后将其应用到实际的测试电路当中。最后,在基于SignalTapⅡ硬件调试的基础上,软硬件结合对整个系统可行性进行了测试。从测试结果看,达到了预期的设计目标,该边界扫描控制器的设计方案是正确可行的。 本文设计的边界扫描控制器具有自主知识产权,可以与其他处理器结合构成完整的边界扫描测试系统,并且为SOPC系统提供了一个很有实用价值的组件,具有很明显的现实意义。
上传时间: 2013-07-20
上传用户:hewenzhi
在绘制USB电源线、信号地和保护地时,应注意以下几点: ①USB插座的1、2、3、4脚应在信号地的包围范围内,而不是在保护地的包围范围 内。 ②USB差分信号线和其他信号线在走线的时候不应与保护地层出现交叠。 ③电源层和信号地层在覆铜的时候要注意不应与保护地层出现交叠。 ④电源层要比信号地层内缩20D,D为电源层与信号地层之间的距离。 ⑤如果差分线所在层的信号地需要大面积覆铜,注意信号地与差分线之间要保证 35 mil以上的间距,以免覆铜后降低差分线的阻抗。
上传时间: 2013-04-24
上传用户:LCMayDay
·详细说明:H264完整的C语言代码和DCT的代码以及一个可修改的Test框架 文件列表: mm ..\dct ..\...\dct-old.i ..\...\dct1c.i ..\...\dct1c.sim ..\...\dct2d-old.i ..\...\dct8c.i .
上传时间: 2013-06-14
上传用户:cy_ewhat
EP51 编程器使用说明 1、支持的芯片型号 支持目前最为经典和市场占有量最大的ATMEL 公司生产的AT89C51、C52、C55 和最新的 AT89S51、S52;AT89C1051、AT89C2051、AT89C4051 芯片,它们的烧写软件为Easy 51Pro V2.0。 是目前最为经济,美观和方便实用的小型51单片机编程器。通过跳针帽设置,还可以烧写DIP 封装的STC89C51、STC89C52 或者和这两种封装一样的STC 系列单片机,STC 单片机也是插 在DIP40 活动IC 座上,通过串口线或者USB 转串口线给它们烧写程序,烧写软件为STC-ISP。 买家可以通过转换座(PLCC 转DIP,买家另行配置)可以烧写PLCC 等封装的单片机。 出厂设置为AT89C/S 短接处7 个跳针帽端接,STC 短接处4 个悬空,用来烧写ATMEL 公司的 芯片。当烧写STC 单片机时把AT89C/S 短接处7 个跳针帽拔掉,STC 短接处4 个插上。
上传时间: 2013-05-30
上传用户:euroford
设计规则检查 (DRC) 是一项强大的自动功能,它可以检查设计逻辑和物理的完整性。检查是针对任何或所有启用的设计规则,并且可以在您设计时在线检查,并/或以批量的方式检查,这样结果会列在 消息 面板中,并生成一个报告文件。此功能应该用于每个布线好的板子上,以确保最小间距规则得到维持,并且没有其他的设计干涉。尤其推荐您在生成最后的加工文件之前一定要执行设计规则检查。
上传时间: 2013-04-24
上传用户:黄华强