1.3.5 嵌入微处理器的FPGA设计流程。
上传时间: 2015-01-01
上传用户:ghostparker
深度包检测技术通过对数据包内容的深入扫描和检测,能够有效识别出隐藏在数据包有效载荷内的非法数据,但该技术存在功耗非常大的缺点。针对该问题,提出了采用Bloom Filter(布隆过滤器)进行字符串模糊匹配方式,利用Bloom Filter将信息流中大部分正常流量过滤掉,从而减轻了后端的字符串精确匹配的压力,降低了系统功耗,大大提高了处理速度。
上传时间: 2013-11-11
上传用户:英雄
定制简单LED的IP核的设计源代码
上传时间: 2013-10-19
上传用户:gyq
QuartusII中利用免费IP核的设计 作者:雷达室 以设计双端口RAM为例说明。 Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
上传时间: 2013-10-18
上传用户:909000580
写给小白们的FPGA入门设计实验: 1. 写在前面的话 2 2. Lab 1 : LCD1602 字符显示设计 3 2.1. 摘要 2.2. 内容 2.3. 程序 2.4. 结果(问题,解决,体会) 3. Lab 2 : 4 位减法、加法器设计 3.1. 摘要 3.2. 内容 3.3. 程序 3.4. 结果(问题,解决,体会) 4. Lab 3 :三位二进制乘法器设计 4.1. 摘要 4.2. 内容 4.3. 程序 4.4. 结果(问题,解决,体会) 5. Lab 4 :序列检测器设计 6. Lab 5 :变模计数器设计
上传时间: 2013-11-07
上传用户:zzbbqq99n
Quartus_II的FPGA设计手册
标签: Quartus_II FPGA 设计手册
上传时间: 2013-10-15
上传用户:非洲之星
堆叠与载入赛灵思打造令人惊叹的FPGA
上传时间: 2013-11-03
上传用户:lizhizheng88
FPGA,图像处理,采用 FPGA 实现视频和图像处理设计。
上传时间: 2013-11-11
上传用户:417313137
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。
上传时间: 2013-10-08
上传用户:回电话#
一、PCB设计团队的组建建议 二、高性能PCB设计的硬件必备基础三、高性能PCB设计面临的挑战和工程实现 1.研发周期的挑战 2.成本的挑战 3.高速的挑战 4.高密的挑战 5.电源、地噪声的挑战 6.EMC的挑战 7.DFM的挑战四、工欲善其事,必先利其器摘要:本文以IT行业的高性能的PCB设计为主线,结合Cadence在高速PCB设计方面的强大功能,全面剖析高性能PCB设计的工程实现。正文:电子产业在摩尔定律的驱动下,产品的功能越来越强,集成度越来越高、信号的速率越来越快,产品的研发周期也越来越短,PCB的设计也随之进入了高速PCB设计时代。PCB不再仅仅是完成互连功能的载体,而是作为所有电子产品中一个极为重要的部件。本文从高性能PCB设计的工程实现的角度,全面剖析IT行业高性能PCB设计的方方面面。实现高性能的PCB设计首先要有一支高素质的PCB设计团队。一、PCB设计团队的组建建议自从PCB设计进入高速时代,原理图、PCB设计由硬件工程师全权负责的做法就一去不复返了,专职的PCB工程师也就应运而生。
上传时间: 2013-10-24
上传用户:leehom61