1.1 数字信号处理技术概述 1.2 FPGA技术 1.2.1 按颗粒度分类 1.2.2 按技术分类 1.2.3 FPL的基准 1.3 DSP的技术要求 1.4 设计实现 1.4.1 FPGA的结构 1.4.2 Altera EP4CE115F29C7 1.4.3 案例研究:频率合成器 1.4.4 用知识产权内核进行设计 1.5 练习第2章 计算机算法 2.1 计算机算法概述 2.2 数字表示法 2.2.1 定点数 2.2.2 非传统定点数 2.2.3 浮点数 2.3 二进制加法器 2.3.1 流水线加法器 2.3.2 模加法器 2.4 二进制乘法器 2.5 二进制除法器 2.5.1 线性收敛的除法算法 2.5.2 快速除法器的设计 2.5.3 阵列除法器 2.6 定点算法的实现 2.7 浮点算法的实现 2.7.1 定点数到浮点数的格式转换 2.7.2 浮点数到定点数的格式转换 2.7.3 浮点数乘法 2.7.4 浮点数加法 2.7.5 浮点数除法 2.7.6 浮点数倒数 2.7.7 浮点操作集成 2.7.8 浮点数合成结果 2.8 MAC与SOP 2.8.1 分布式算法基础 2.8.2 有符号的DA系统 2.8.3 改进的DA解决方案 2.9 利用CORDIC计算特殊函数 2.10 用MAC调用计算特殊函数 2.10.1 切比雪夫逼近 2.10.2 三角函数的逼近 2.10.3 指数函数和对数函数的逼近 2.10.4 平方根函数的逼近 2.11 快速幅度逼近 练习第3章 FIR数字滤波器 3.1 数字滤波器概述 3.2 FIR理论 3.2.1 具有转置结构的FIR滤波器 3.2.2 FIR滤波器的对称性……第4章 IIR数字滤波器第5章 多级信号处理第6章 傅立叶变换第7章 通信系统第8章 自适应系统第9章 微处理器设计**0章 图像和视频处理
上传时间: 2022-06-11
上传用户:
基于Actel公司的反熔丝FPGA实现,实现了实时时钟功能。能区分闰年、大月、小月,秒、分、时自动增长
标签: fpga
上传时间: 2022-06-26
上传用户:
文档为基于ARM核的嵌入式CPU内AHB接口的实现总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,
标签: arm
上传时间: 2022-06-29
上传用户:
基于IP核双口RAM的FPGA与DSPEMIF的接口设计
上传时间: 2022-07-09
上传用户:jiabin
基于FPGA实现的PCIE协议的DMA读写模块
上传时间: 2022-07-09
上传用户:
用CPLD实现安全可靠的FPGA加密设计
上传时间: 2022-07-20
上传用户:
本课题给出了一种基于高速PCI总线、以FPGA为核心处理器和控制器的高分辨率实时图像处理系统,该系统可实现对高分辨率高帧率图像(1024*768@60HZ)的实时采集、处理以及输出。本文首先给出了高分辨率实时图像处理系统的系统方案,然后介绍了高分辨率实时图像处理卡的详细设计方案。本文的重点在于介绍高分辨率实时图像处理系统的FPGA控制逻辑设计,主要研究了该数字图像处理系统中影响系统实时处理速度的数据流控制技术,如PCI接口控制、FPGA与外部RAM的高速读写控制、图像的采集预处理,图像的输出控制等,本文还介绍了高分辨率实时图像处理卡的上位机应用程序设计与实现,本文的最后介绍了系统的调试及应用。验证结果表明,本文所设计的接口模块可以很好地应用在高分辨率实时图像处理系统中,采用这些接口模块,系统能有效完成上述的图像数据流控制功能。
上传时间: 2022-07-27
上传用户:
本论文在详细研究MIL-STD-1553B数据总线协议以及参考国外芯片设计的基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA的1553B总线接口芯片的设计方法。 从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出了总线接口的总体设计方案,考虑到电路的具体实现对结构进行模块细化。在介绍模拟收发器模块的电路设计后,重点介绍了基于FPGA的BC、RT、MT三种类型终端设计,最终通过工作方式选择信号以及其他控制信号将此三种终端结合起来以达到通用接口的功能。同时给出其设计逻辑框图、算法流程图、引脚说明以及部分模块的仿真结果。为了资源的合理利用,对其中相当部分模块进行复用。在设计过程中采用自顶向下、码型转换中的全数字锁相环、通用异步收发器UART等关键技术。本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。通过验证证明该设计能够完成BC/RT/MT三种模式的工作,能处理多种消息格式的传输,并具有较强的检错能力。 最后设计了总线接口芯片测试系统,选择TMS320LF2407作为主处理器,测试主要包括主处理器的自发自收验证,加入RS232串口调试过程提高测试数据的直观性。验证的结果表明本文提出的设计方案是合理的。
上传时间: 2013-06-04
上传用户:ayfeixiao
随着计算机网络与嵌入式控制技术的迅速发展,作为传统运输行业的铁路系统对此也有了新的要求,列车通信网络应运而生。经过多年的发展,国际电工委员会(IEC)为了规范列车通信网络,于1999年通过了IEC61375-1标准。该标准将列车通信网络分为两条总线:绞线式列车总线(WTB)和多功能车辆总线(MVB)。MVB是一个标准通信介质,为挂在其上的设备传输和交换数据。而多功能车辆总线控制器(MVBC)是MVB与MVB实际物理层之间的接口,其主要实现MVB数据链路层的功能。由于该项关键技术仍被国外公司垄断,因此开发具有自主知识产权的MVBC迫在眉睫。 鉴于上述原因,本文深入研究了IEC61375-1标准。根据MVBC的技术特点,本文提出了使用FPGA来实现其具体功能的方案。挂在MVB总线上的设备分为五类,他们的功能各不相同。而支持4类设备的MVBC具有设备状态、过程数据、消息数据通信和总线管理功能,并且兼容2类和3类设备。本文的目的就是用FPGA实现支持4类设备的MVBC。 本文采用自顶向下的设计方法。整个MVBC主要划分为:编码模块、译码模块、冗余控制模块、报文分析单元、通信存储控制器、主控制单元、地址逻辑模块。在整个开发流程中,使用Xilinx的ISE集成开发环境。使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。 在实验室条件下,通过严格的仿真验证后,其结果证明了本文设计的模块达到了IEC61375-1标准的要求。因此,用FPGA实现MVBC这一方案具有可操作性。 关键词:列车通信网;多功能车辆总线;多功能车辆总线控制器;现场可编程门阵列
上传时间: 2013-07-18
上传用户:wxhwjf
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT
上传时间: 2013-07-11
上传用户:tdyoung