交通灯信号的fpga实现。通过verilog语言编程,在fpga上调试通过。
上传时间: 2013-09-04
上传用户:xwd2010
数字信号处理的DSP实现,这是一本有关数字信号处理当中各种经典算法的FPGA实现的书,内容很丰富,值得推荐!
上传时间: 2014-01-14
上传用户:lhw888
摘要:目前商端手机摄像头均为MIPI接口,该接口信号不能直接通过FPGA或DSP采集。但随着仪器设备的小型化趋势和手机摄像头性能的不断提高,使得在某些军事.工业设备上使用手机摄像头成为重要的方案之一。为了让手机摄像头在上述领域使用,本文设计了一种可以接收并处理MIPI信号的通用MIP-PHY,选择适合的FPGA.设计电气匹配和管脚约束来采集专用电平的信号;再根据信号协议,将混叠了各种信息的MIPI信号进行处理,外离出行、场同步信号,进行时序整合;根据整合后的信息将图像信号解码成通用的LVCMOS信号并进行成像实验。在帧频为22 fps、像素分辨率3 264×2 448时成像质量高、无畸变、长时间连续成像无丢帧现象,证明了该设计的可靠性和稳定性。同时程序可移植性强、输出为并行信号,满足开发人员的使用要求,已应用到某些具体项目中。关键词:手机摄像头;MIPI-PHY:FPGA
上传时间: 2022-06-19
上传用户:jiabin
基于FPGA的UARTIP核设计与实现.pdf
上传时间: 2013-08-22
上传用户:kaje
这是用pci-wishbone核和16450串口核在xilinx的fpga上实现的串口程序,用verilog实现,ise7.1,不知道这里可不可以上传硬件的程序~
标签: pci-wishbone xilinx 16450 fpga
上传时间: 2015-09-19
上传用户:风之骄子
基于FPGA的UARTIP核设计与实现.pdf
上传时间: 2016-06-06
上传用户:ainimao
基于CPLD/FPGA的SPI控制的IP核的实现spi_master
标签: spi_master CPLD FPGA SPI
上传时间: 2016-06-20
上传用户:sxdtlqqjl
介绍了一种基于软件无线电思想的频分多址中频数字化接收机系统设计方案。它采用Altera公司的FPGA构成核 心单元,通过不同的软件配置实现对三路频分多址信号的解调。
上传时间: 2016-10-11
上传用户:cmc_68289287
ARM7核在FPGA中的VHDL代码实现
上传时间: 2013-12-19
上传用户:无聊来刷下
现代的计算机追求的是更快的速度、更高的数据完整性和灵活性。无论从物理性能,还是从电气性能来看,现今的并行总线都已出现了某些局限,无法提供更高的数据传输率。而SATA以其传输速率快、支持热插拔、可靠的数据传输等特点,得到各行业越来越多的支持。 目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义。 本文将SATAⅡ协议的FPGA实现划分成物理层、链路层、传输层和应用层四个模块。提出了物理层串行收/发器设计以及物理链路初始化方案。分析了链路层模块结构,给出了作为SATAⅡ链路层核心的状态机的设计。为满足SATAⅡ协议3.0Gbps的速率,采用扩大数据处理位宽的方法,设计完成了链路层的16b/20b编码模块,同时为提高数据传输可靠性和信号的稳定性,分别实现了链路层CRC校验模块和并行扰码模块。在描述协议传输层的模块结构的基础上,给出了作为传输层核心的状态机的设计,并以DMA DATA OUT命令的操作为例介绍了FIS在传输层中的处理过程。完成了命令层协议状态机的设计,并实现了SATAⅡ新增功能NCQ技术,从而使得数据传输更加有效。最后为使本设计应用更加广泛,设计了基于AHB总线的用户接口。 本设计采用Verilog HDL语言对需要实现的电路进行描述,并使用Modelsim软件仿真。仿真结果表明,本文设计的逻辑电路可靠稳定,与SATAⅡ协议定义功能一致。
上传时间: 2013-06-16
上传用户:cccole0605